- 博客(4)
- 收藏
- 关注
原创 systemverilog 面向对象编程(2)(随机化,约束,线程)
systemverilog 面向对象编程(2)(随机化,约束,线程)4. randomization4.1 带有随机变量的简单类rand bit variable,randomize(): 检查随机化randomize的结果,assert/if ;可以随机化整数和位矢量,不能随机化字符串,或在约束中指向句柄4.2 约束 constrainclass stim; const bit[31:0] CONGEST_ADDR = 42; typedef enum {READ,WRITE,CONTR
2022-05-04 21:24:53 229
原创 systemverilog 基础
systemverilog 面向对象编程1. class 的定义,声明,实例化2. 父类,子类,virtual,$cast()3. keyword. Static,
2022-04-05 22:42:13 2575
原创 GPU shader core guide
GPU shander @TOC1.shader 架构2.shader 指令3.shader programming guide4.feature
2021-07-19 23:56:47 226
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人