自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 收藏
  • 关注

原创 Verilog: 向量的作用HDLBits的第三章

目录推荐语NMB 少走弯路过程心得结论。

2025-09-09 18:01:04 598

原创 若有此信息,分析便简单:电路分析基础

若早有此信息,后果或许不同唉,要是早点知道就好了。”“要早知道就不会这样了电气工程及其自动化,电子信息,维修电子产品,电路图

2025-09-08 01:34:12 699

原创 Verilog:它怎样可以创作一个三极管?

本文从Verilog和半导体设计的角度,探讨了三极管的作用、型号多样性和纳米工艺的意义。文章阐述了FPGA逻辑单元的基本构成(LUT、触发器、加法器等),解释了LUT通过SRAM和MUX实现真值表的原理。作者对比了宏观(芯片结构)和微观(信号传输)两种学习视角,强调Verilog代码最终会映射到晶体管实现的物理行为。文中还提供了三极管工作原理的简明解释、数字门电路的实现方法,以及专业术语的记忆技巧。最后指出工艺节点需要在性能、功耗和成本间取得平衡,并建议结合Verilog与物理实现来深入理解硬件本质。

2025-09-06 01:16:48 793

原创 FPGA:从 Getting Started 开始学 Verilog

assign 用于连续赋值(组合逻辑),常用于 wire 类型输出:assign output_Name = 1; 将输出拉高(常量驱动)。assign output_name = a; 将输出连接到信号 a。assign output = ~a; 逻辑取反。assign output = a & b; 与运算(按位)。assign output = a | b; 或运算(按位)。

2025-09-04 17:41:53 978 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除