- 博客(2)
- 收藏
- 关注
原创 关于提升vivadao综合与布局布线效率的总结
主要是CPU分大小核,把vivado切到后台运行后,window会切换成小核运行vivado,降低了效率,可以增加一块显示屏,在跑布局布线是放置在另一块屏幕上跑,使其不切入后台,也不影响开展别的工作。在硬件上提升效率,主要是关注CPU单核的频率,在单核频率相同的情况下,增加核心对效率无明显提升。GPU性能对效率提升没有帮助。window 下主工程默认是2个线程进行综合与布局布线,可以通过TCL console 输入指令,默认线程数设置的情况:(默认情况下为2线程)1.电脑配置与综合与布局布线效率的关系。
2024-09-30 11:52:30
829
原创 关于v_smpte_uhsdi_tx_ss IP 调试过程中遇到的问题
为了控制gen_clken端口的拉高时机,我控制了v_vid_sdi_tx_bridge IP 的复位时机。4.v_smpte_uhdsdi_tx IP 仿真结果M_AXIS_TX中的data一直输出为不定态(XXX)。由于仿真时只需要配置IP,只需要写寄存器配置,忽视了读的接口,需要将读端口中输入的悬空的信号全部接上固定的电平。3.v_axi4s_vid_out IP 在vtg_xxx端口有输入的情况下,vid_xxx端口没有输出。2.V_TC IP的端口调试过程中输出没有按照配置的参数生效?
2024-03-14 15:46:02
853
4
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅