PCB走线之蛇形线

前面介绍了直角走线与差分走线,今天就来介绍下蛇形走线。蛇形线是PCB走线设计中经常使用的一种走线方式,主要目的为了调节延时,满足系统时序设计要求。

但是蛇形线在一定程度上会破坏信号质量,改变传输延时,因此布线时要尽量避免使用。但在PCB实际设计中,为了保证信号有足够的保持时间,或减小同组信号之间的时间偏移从而不得不故意进行绕线。信号在蛇形走线上传输时,相互平行的线段之间会发生耦合,呈差模形式,S越小,Lp越大,耦合程度也越大。可能会导致传输延时减小,由于串扰而大大降低信号的质量。
下面是给PCB工程师在处理蛇形线时的几点建议:
1、尽量增加平行线段的距离(S),至少大于3H,H指信号走线到参考平面的距离,就是绕大弯走线,只要S足够大,就几乎能完全避免相互的耦合效应。
2、减小耦合长度Lp,当两倍的Lp延时接近或超过信号上升时间时,产生的串扰将达到饱和。
3、带状线(Strip-Line)或者埋式微带线(EmbeddedMicro-strip)的蛇形线引起的信号传输延时小于微带走线(Micro-strip)。理论上,带状线不会因为差模串扰影响传输速率。
4、高速以及对时序要求较为严格的信号线,尽量不要走蛇形线,尤其不能在小范围内蜿蜒走线。
5、可以经常采用任意角度的蛇形走线,例如C结构就能有效地减少相互间的耦合。
6、高速PCB设计中,蛇形线没有所谓滤波或抗干扰的能力,所以只能作为时序匹配之用。
7、有时可以考虑螺旋走线的方式进行绕线。 更多关于PCB知识尽在捷配官网www.jiepei.com/g602,欢迎大家一起学习!

AD21是一种常用的动态规划算法,用于求解走线的最短路径长度。走线是一种经典问题,通常用于求解两个字符串之间的差异度或编辑距离。 AD21算法的基本思想是利用动态规划的思想,通过拆分和子问题的最优解来计算走线的长度。具体来说,我们可以将走线分为水平、垂直和对角三种情况。对于给定的两个字符串,我们可以创建一个二维的动态规划表格,其中每个元素表示从开始位置到该位置的最短路径长度。 在计算过程中,我们需要根据当前位置的字符内容以及前面位置的最优解来更新当前位置的最优解。具体操作可以概括为以下几步: 1. 初始化动态规划表格的第一行和第一列,即分别计算第一个字符串到空字符串和第二个字符串到空字符串的最短路径长度。 2. 从左上方的位置开始逐个计算每个位置的最短路径长度,具体计算方式如下: a. 如果两个字符相等,则当前位置的最短路径长度等于左上方位置的最短路径长度。 b. 如果两个字符不相等,则当前位置的最短路径长度等于左上方、左方和上方三个位置的最小值加1。 3. 最后,动态规划表格右下角位置的数值即为走线的最短路径长度。 总之,AD21算法通过动态规划的方式,计算出了走线的最短路径长度。这个算法的时间复杂度为O(n^2),其中n表示给定字符串的长度。通过该算法,我们可以快速有效地求解走线问题,为后续的处理提供了基础。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值