蜂鸟e203
文章平均质量分 67
bobwpppppppp
这个作者很懒,什么都没留下…
展开
-
hbrid e203仿真流程
abstract本文主要介绍如何通过Iverillog工具读取riscv-GNU工具链编译好的二进制文件,对基于e203搭建的加速器进行仿真调试的过程。method目前已经将操作流程中 ”1.基于C文件编译转换为二进制文件“ 准备好, 每次更改RTL中的加速器verilog文件之后,只需要执行”2.RTL仿真“中的步骤即可操作流程基于C文件编译转换为二进制文件在application的样例中执行make dasm的过程中,最后会执行以下几个命令,生成可以用于RTL仿真的机器码。以demo_n原创 2021-07-13 17:17:56 · 1063 阅读 · 0 评论 -
0.96 lcd ssd1306 解析
1. 介绍2.内容原创 2021-06-02 17:58:40 · 483 阅读 · 0 评论 -
蜂鸟e203 module解读 之 e203_subsys_perips
整体架构分析input output主要分为:ppi相关的icb总线信号, sysper ,aon,qspi0_ro(注意与qspi0的区分) 相关的icb总线信号,与io有关的与irq中断有关的与pll有关的主要模块sirv_icb1to16_bus :将输入的ppi_icb总线的信号线按照地址区间进行选择, 分为:AON - sirv_gnrl_cdc_tx sirv_gnrl_cdc_rxHCLKGENGPIOA - sirv_gnrl_icb2apb apb_原创 2021-04-08 22:33:35 · 1627 阅读 · 0 评论 -
蜂鸟e203 module解读 之 sirv_icb1to16_bus sirv_gnrl_buffer sirv_gnrl_fifo
1 fifo解读module位置:sirv_gnrl_bufs.vsirv_gnrl_fifo基于vivado软件进行测试:sirv_gnrl_fifo.v`define FPGA_SOURCE//=====================================================================//// Designer : Bob Hu//// Description:// The general sync FIFO module//原创 2021-04-08 20:46:21 · 1016 阅读 · 0 评论