- 博客(3)
- 资源 (3)
- 收藏
- 关注
原创 dds_an_quicklogic 的翻译
DDS概述在追求更复杂的相位连续调制技术时,使用模拟电路对输出波形的控制变得越来越困难。在这些设计中,使用非线性数字设计消除了对产量和温度进行电路板调整的需要。满足这些目标的数字设计是Direct Digital Synthesizer DDS。 DDS系统只需获取恒定的参考时钟输入,并将其除以指定的输出频率即可,该输出频率以参考时钟频率进行数字化或采样。这种频率控制形式使DDS系统成为需要精确扫频的系统的理想选择,例如雷达chirps信号或快速跳频器。通过控制从数字输入字得出的频率输出,DDS系统可用作
2020-08-04 22:36:51 381
原创 simulink实现DDS的建模仿真
首先用Pulse Generator 作为系统工作时钟提供时钟频率,Constant模块作为DDS模型中的频率控制字部分,此模型中的相位累加器模块是由simulink中的S_Function组成,由S函数实现相位累加的功能,接着是后面的相位截断部分。我做的截断是,32位的相位累加器取前16位作为查找表的寻址地址,后十六位作为相位截断位数。这部分功能是由Period SubSystem 模块实现,里面的constont3和constant4分别作为相位累加器的位数32和相位截断的位数16存在,内部的2^32和
2020-08-04 13:38:12 2989
原创 关于DDS
20200804DDS发生流程首先有个关于频谱图的知识,横坐标都为频率,纵坐标有dBm和dBW之分,dBm和dBW之间的差值为dB,比如,30dBm-0dBm=30dBdBm和dBW相加是两个功率相乘dBm和dBW相减是两个功率相除。上图是DDS的原理框图,假设系统工作时钟(查表时钟)为150MHz,ROM表深度为4096,存储波形为1个周期(如正弦波每周期抽样量化为4096个点),也就是一个周期的波形由4096个采样点组成,意味着输出波形一个周期最多4096个采样点。比如Data输出10
2020-08-04 13:07:00 725
dds_an_quicklogic.pdf
2020-08-05
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人