Makefile中的cc与gcc命令

今天研究了一下makefile的编程规则,发现了一个cc命令,感觉有点不懂,linux下的编译命令不是gcc吗?怎么成cc了,最后终于发现里面的原理。

cc是unix下面用的编译命令;

gcc是linux下面用的编译命令;

很多makefile文件是在Unix下面写的,编译用的是 cc,但是现在很多人喜欢用linux来编译,总不能把makefile文件中所有的cc改成gcc吧,多麻烦啊!

最后某个大神想到了用连接的方法把cc连接的gcc命令上,运行cc就是运行gcc。

看了下面显示就懂了!!

  • 20
    点赞
  • 22
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
gccmakefile 都是与 C/C++ 程序编译和构建有关的工具。 gcc 是 GNU Compiler Collection 的缩写,是一种开源的编译器,可以将 C/C++ 等语言的源代码编译成可执行文件。 makefile 是一种文件,通常命名为 Makefilemakefile,其包含了编译和构建程序所需的命令和规则。make 工具会读取 Makefile 文件并执行其命令和规则,以构建最终的可执行文件。 一般来说,Makefile 文件会包含以下内容: - 宏定义:定义一些变量和常量,方便在后面的规则使用。 - 依赖关系:定义文件之间的依赖关系,即哪些文件需要先编译哪些文件才能编译。 - 规则:定义如何编译和链接文件,包括编译选项、源文件和目标文件等信息。 一个简单的 Makefile 文件如下所示: ``` CC=gcc hello: main.o hello.o $(CC) -o hello main.o hello.o main.o: main.c $(CC) -c main.c hello.o: hello.c $(CC) -c hello.c ``` 这个 Makefile 文件定义了一个名为 `hello` 的可执行文件,它由 `main.o` 和 `hello.o` 两个目标文件链接而成。`main.o` 和 `hello.o` 又分别由 `main.c` 和 `hello.c` 两个源文件编译而来。其,`CC` 是一个宏,表示编译器的名称,这里定义为 `gcc`。 要使用这个 Makefile 文件进行编译和构建,只需要在终端进入到 Makefile 文件所在的目录,并执行 `make` 命令即可: ``` $ make ``` make 工具会自动读取 Makefile 文件,并按照其的规则进行编译和构建。最终生成的可执行文件就是 `hello`。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值