计算机组成原理实验 目录:https://blog.csdn.net/dkbnull/article/details/87933295
一、实验项目名称:基本逻辑门逻辑实验
二、实验目的:
1. 掌握TTL与非门、与或非门和异或门输入与输出之间的逻辑关系。
2. 熟悉TTL中、小规模集成电路的外型、管脚和使用方法。
三、实验内容
测试74LS86、125、138、161集成电路模块,分析其输入和输出之间的逻辑关系。
四、实验器材(设备、元器件):
1. 二输入四异或门 74LS86 1片
2. 三态输出四总线缓冲门74LS125 1片
3. 四位二进制计数器 74LS161 1片
4. 3-8译码器 74LS138 1片
五、实验接线图
第一部分:二输入四异或门 74LS86逻辑关系接线图及测试结果
1.异或逻辑图:
2.逻辑关系接线图:
3.实验结果:L低电平输入,H高电平输出。
仅当信号不同时,高电平输出。
第二部分:三态输出四总线缓冲门74LS125逻辑关系接线图及测试结果
1.逻辑关系接线图:
2.实验结果:L低电平输入,H高电平输出。
高电平时输出截止。
第三部分:四位二进制计数器74LS161逻辑关系接线图及测试结果
1.逻辑关系接线图:
2.实验结果:
第四部分:3-8译码器74LS138逻辑关系接线图及测试结果
1.逻辑关系接线图:
2.实验结果:K3,K4低电平,K5高电平,进行输入。