- 博客(7)
- 收藏
- 关注
转载 【友晶科技TERASIC】FMC定义 HPC、LPC、FMC+有什么区别 (VITA 57.1及VITA 57.4标准)
FPGA , FMC , FMC+ , LPC , HPC , VITA57.1 , VITA57.4
2023-04-20 11:13:47 5341
转载 Nand Flash 和Nor Flash的区别详解
写在前面: Flash存储器在嵌入式开发实施中有着重要位置,文本介绍一些关于Flash存储器的知识。 本文内容如下: (一)Nand Flash和Nor Flash存储器简介 (二)Nand Flash和Nor Flash原理 (2-1)存储数据的原理 (2-2)浮栅的重放电 (2-3)0和1 (2-4)连接和编码方式 (三)Nand Flash和Nor Flash的区别 (3-1)Nand Flash 和Nor Flash
2020-05-12 16:39:24 5336
转载 Kevin_HeYongyuan Zynq Cache问题的解决方法
Kevin_HeYongyuanZynq Cache问题的解决方法原文转自:http://www.openhw.org/module/forum/thread-546879-1-1.html在进行PS-PL之间的DMA传输时,不可避免会遇到Cache问题。今天在这里讲一下Cache的解决方法。其中参考了forums.xilinx.com的处理方法。首先解释为什么DMA会引入Cache...
2020-04-28 13:53:32 388
转载 ZYNQ7000系列 DDR读取正确性
【摘要】使用ZYNQ或者MPSoC的好处是可以通过PL逻辑设计硬件加速器,对功能进行硬件加速。加速器和ARM之间的交互信息一般包含自定义加速指令传递、待计算数据以及计算结果。这三种交互信息 使用ZYNQ或者MPSoC的好处是可以通过PL逻辑设计硬件加速器,对功能进行硬件加速。加速器和ARM之间的交互信息一般包含自定义加速指令传递、待计算数据以及计算结果。这三种交互信息为了实现高性能往往需...
2020-04-28 13:34:26 2733 1
转载 高速信号编码之8B/10B
前面文章说过,在高速链路中导致接收端眼图闭合的原因,很大部分并不是由于高频的损耗太大了,而是由于高低频的损耗差异过大,导致码间干扰严重,因此不能张开眼睛。针对这种情况,前面有讲过可以通过CTLE和FFE(包括DFE)均衡进行解决,原理无非就是衰减低频幅度或者抬高高频幅度,从而达到在接收端高低频均衡的效果。同时我们在前文还埋了个伏笔:隔了一段时间,不知道大家还记得我们这个约定吗?不管你们记不...
2019-12-17 14:21:00 555
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人