缩进的选择

很多时候,缩进可以很快发现你的漏加错误,比如漏了}等等。尤其在写VHDL的时候,如果IF嵌套的过多,往往会带来END IF或者ELSE等等不匹配的问题。有种方法是每写一个IF的时候就在后面加一条ENDIF 语句,但是这样的程序修改起来很是头疼,尤其是当有很多IF而里边要再添加IF的时候,简直让人头大(我刚头大完)。所以对应这种需要结束标志的语句时,缩进是中很好的选择。但是一律缩进确是很不爽的,如果if很多很多的话,那么你的语句就非常靠后....(简直就是无法接受的)所以我的选择就是对于行数很多的if语句来说缩进一个TAB符是个很不错的选择,而内部很短的直接同列就OK了,这样很容易发现错误。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值