- 博客(25)
- 收藏
- 关注
原创 电源EMI过不了?先查这两个地方
补充一点,有人说我做的是 LDO,线性电源,没有开关动作,是不是就没这个问题了?这个公式不是凭空来的——实测数据表明,仅通过将输入电容从 18 mm 缩短至 2 mm,SW 节点附近的辐射强度就能下降 15 dB 以上,振铃持续时间减少三分之二。换滤波器、加屏蔽罩、重新布线,连芯片都换了封装,折腾了两个月,烧了万把块打板费,最后还是超标。这块把我坑惨了,当年第一次做开关电源的时候,原理图查了三遍都没问题,仿真结果也漂亮,结果打样出来辐射发射在 180 MHz 处超标近 20 dBμV。方向不对,努力白费。
2026-05-08 14:59:16
281
原创 开关电源纹波大?别急着换电容,先看看这 3 个地方
得先分析纹波的频率成分,看看是低频的、开关频率的,还是高频毛刺,然后对症下药。记住两个回路要尽量小:第一个是输入回路,从输入电容正端,到芯片 VIN,经过上管、下管,回到地,再回到输入电容负端。第二个是输出回路,从 SW 节点,经过电感,到输出电容正端,再从输出电容负端回到芯片地。按我的经验,补偿参数不合适导致的纹波异常,至少占了调试问题的三分之一。电源路径上的过孔,能打多粗打多粗,能多打几个就多打几个。我见过太多原理图一模一样的板子,有的人画出来纹波 30mV,有的人就能搞出 300mV 来。
2026-05-07 15:17:09
211
原创 PCB上这几个电源布局细节,90%的工程师都踩过坑
说到底,电源 layout 不是玄学,但确实有很多细节书本上不一定讲得清楚。很多经验就是在项目里踩坑踩出来的。新手阶段最常见的思路是:原理对了就对了,layout 随便拉拉就行。实际上电源部分出问题,90% 的情况是布局布线的问题,跟原理图关系不大。芯片选对了、参数算准了,上电还是纹波超标、啸叫、发热,多半要从板子上找原因。有几个建议:养成看芯片手册里 layout 指导的习惯,原厂给的推荐布局都是验证过的;关键节点留测试点,方便调试的时候抓波形;做完设计最好能仿真一下,特别是大电流和高频应用。
2026-05-06 17:40:07
153
原创 同一个Buck电路,同事调出93%效率我只有87%,差在哪?这4点布局习惯
上次有个学员找我吐槽,说他和同事用的一模一样的TPS54331方案,12V转3.3V/3A,他的板子效率只有87%,同事轻轻松松93%。芯片一样、参数一样、原理图都一样,凭啥差这么多?他把两份PCB发给我看,我一眼就找到问题了——布局。说起来Buck电路效率差6个百分点,真不是小事情。3A输出电流,6%的效率差意味着多损耗将近0.6W,这热量可不小。我跟他说,你去看下你同事板子上开关节点的走线,再看看你自己的。结果他一看就明白了——同事的SW节点走线又短又粗,环路面积很小;
2026-04-30 14:48:26
331
原创 开关电源效率卡在85%上不去?多半是这3个走线细节在作怪
上周帮一个学员看他的48V转12V降压电源,板子打回来调试了半天,效率死活卡在84%。换了个更低Rds(on)的MOS管,加了昂贵的日系电容,折腾了一圈——还是那个数。他跟我说:"师兄,这料都堆上了,怎么还不行?"我让他把板子发过来,看了一眼Layout,直接让他重新投板。没错,就是走线那点事儿。说实话,。今天就把这几个年坑我踩过无数遍的走线细节扒一拉,给你说道说道。
2026-04-29 15:50:08
349
原创 EMI整改改到崩溃?老工程师的3个“土办法“,比花钱换器件管用
EMI整改这事,说难听点有点像玄学,同样的电路别人过了你没过,同一个板子今天不过明天过了。但玄学的底层一定是物理,物理的背后一定有规律。与其烧钱买器件,不如静下心来把基础做好。地平面完整、滤波电容位置正确、关键走线规范——这三条看着土,但真的是老工程师用无数个项目、无数个加班夜晚总结出来的。下次遇到EMI问题,别急着掏钱包。先问自己三个问题:地接对了吗?电容放对了吗?关键走线够短吗?问完你可能会发现,问题已经解决了一半。希望这几个"土办法"能帮到你。
2026-04-28 15:15:20
358
原创 电源纹波从200mV压到20mV,我只改了PCB布局的这4处
去年给客户改版一块工业控制板,DC-DC输出纹波愣是压不下去。示波器一测,200mV的峰峰值,客户当场脸就黑了。我当时也是懵——原理图没动,器件没换,就改了个PCB,纹波直接降到20mV。客户问我怎么做到的,我说来来来,今天就把这事儿掰开说说。说起来,这块板子折腾了我整整两周。期间换了电容、调了电感值、甚至想过换芯片方案,结果纹波还是稳在180-200mV。后来实在没招了,找了个做电源十几年的老哥帮我看。他扫了一眼PCB布局,直接说"你这去耦电容摆的,神仙也压不住"。
2026-04-27 16:38:44
346
原创 你的LLC谐振变换器为什么炸管?不是MOS选小了
如果你的**驱动电阻选得不对**,或者驱动芯片的‘’驱动能力不足‘’,MOS在高频下的开关过程就会变得很慢,开关损耗急剧增加。一开始我也跟你们一样,觉得肯定是‘’MOS耐压不够‘’或者‘’电流应力算小了‘’,毕竟教科书上都是这么写的嘛。第一次炸的时候我还以为是自己运气不好,MOS买到了拆机件,结果换了三个品牌、换了五六个规格,该炸还是炸。另外,绕线的时候一定要对称,尽量减少直流偏置。下次你的LLC再炸管的时候,先别急着换MOS,拿示波器好好量量波形,看看ZVS实现了没有、死区时间对不对、变压器有没有饱和。
2026-04-24 14:51:15
182
原创 你的开关电源效率为什么只有85%?问题不在芯片
做开关电源,芯片是基础,但**真正的功夫在芯片外面**。电感选型、PCB布局、散热设计、参数调试,这些才是决定你板子最终性能的关键因素。下次你再做电源效率优化,别一上来就换芯片了。先拿热成像仪或者红外测温枪扫一遍,看看哪个器件发热最严重;再用示波器看看关键节点的波形,有没有振铃、有没有尖峰。**找到瓶颈在哪里,效率提升就是顺理成章的事。**好了,这期就聊这么多。如果你觉得有用,欢迎转发给身边做硬件的朋友。有什么问题,欢迎在评论区留言,我们一起探讨。
2026-04-23 16:06:44
330
原创 EMI整改了8次都没过,原来是这个电容放错了位置
结果呢,铺铜割裂了回流路径,高频阻抗反而变大了。老实说,见过太多layout工程师被结构挤压,被其他器件挤占,最后输入电容被逼到角落。所以很多人拼命在外围想办法,又是滤波又是屏蔽,结果电容位置不对,这些努力全是白搭。前前后后改了8版,换了滤波器、加了屏蔽罩、重新布线,连芯片都换了封装形式。另外,像电机驱动、LED驱动这种开关类的电路,输入电容的位置更是生死线。有人说我做的是LDO,线性电源,没有开关动作,是不是就没这个问题了?他当时就懵了,说我调了好几天滤波器参数,结果就改了个电容位置的事。
2026-04-22 14:35:47
282
原创 电感选不对,电源白设计
电感这东西,便宜、细小,但在电源里绝对是核心角色。我现在的习惯是,画原理图之前先把电感定下来,规格心里有数了再往下走。省得最后板子回来,发现电感买不到、货期太长、或者成本超标。电源调试的坑,十有八九出在电感和MOSFET上。电感选对了,至少一半的问题没了。
2026-04-21 14:53:01
307
原创 电源调试排雷手册:这10个坑我都踩过
说起来,电源调试这事儿,我刚入行的时候真没当回事。不就是个buck、boost电路嘛,芯片手册写得清清楚楚,照着接不就行了?结果呢?板子回来一上电,。领导看我眼神,我现在都记得——不是愤怒,是那种"这货怕不是来搞笑的"的眼神。后来踩的坑多了,才慢慢摸清楚:电源调试这行当,80%的问题都是那几个老坑。今天把我踩过的10个坑扒出来,你们能绕就绕。说实话,这个思路不能说错,但太贵了。我之前调一个DCDC模块,输出纹波100mVp-p,客户要求40mV以内。换了个高端芯片,还是70mV。后来查啥问题?。
2026-04-20 14:42:21
332
原创 LLC谐振电源为什么这么难设计
我见过有人把LLC设计成"半硬不软"的工作状态,开关管烫得能煎鸡蛋,散热片大得像暖气片,效率还不到85%。说实话,我当年也以为LLC就是"调频率就行"。当你终于调通一个LLC电源,看着示波器上那个完美的正弦波,听着开关管安静地工作时——你会明白,这种成就感,是调PWM永远体会不到的。励磁电感比Lm、品质因数Q、电压增益——这几个参数相互制约,要同时满足软开关和输出范围要求,没有标准解法,只有经验和迭代。一旦掌握了设计方法,LLC其实比反激更"听话"——它没有反激那种"占空比超过50%就振荡"的魔咒。
2026-04-17 14:57:33
389
原创 0到精通:电源设计入门必看的3个案例
输入电容耐压不够,烧过一次布局环路太大,纹波超标没加输出TVS管,雷击时挂过电源设计没有捷径,就是多动手、多踩坑。遇到问题别急着问别人,先自己查手册、跑仿真、测波形,实在不行了再请教。等你亲手调通第一个LLC电源的时候,那种成就感,比看一百篇文章都爽。有问题欢迎留言,咱们一起探讨。
2026-04-16 15:06:34
347
原创 一张图讲清楚:电源PCB走线怎么布
这块把我坑惨了,刚毕业那会儿觉得绕远点无所谓,结果开关节点振铃严重,调试了好久才发现是走线太长的问题。我的经验是,能用铜皮就别用走线,过孔能打多粗打多粗。—— 电流流过的地方会形成闭合环路,这块面积越大,就越像一根天线,EMI辐射蹭蹭往上涨。尤其是功率回路,开关电源几十kHz的电流在这里跳来跳去,环路面积稍微大一点,辐射测试基本过不了。功率回路的走线,尽量用铺铜,20mil起步,高密度设计至少15mil。刚学画板的时候,我也是一顿乱拉,结果电源噪声大得离谱,芯片发热严重,调试的时候差点把示波器探头扔了。
2026-04-15 13:57:40
381
1
原创 热设计不做好的后果:一块炸掉的MOSFET告诉我的事
说起来,热设计这东西挺反直觉的——电路设计、调试验证都能出成果,但热设计做好了,机器正常运行,没人会注意到你。但一旦出问题,那就是灾难性的。炸机还算小事,万一产品到了客户手里出问题,那才是真的头疼。所以啊,趁着项目还在设计阶段,老老实实把热仿真做一做、样机热测试跑一跑。别等到炸机了才追悔莫及。祝大家的MOSFET都平平安安,炸机远离!🔥— END —
2026-04-14 14:45:15
371
原创 多层板电源设计:如何规划你的电源层和地层?
你想想,电源和信号挤在一起,高频噪声没地方走,只能到处乱窜。按我的经验,第三层如果芯片电源种类不多(就3.3V、5V这种),直接整块铺铜就行,不用费劲去分割。要是你正在被高速板折腾得睡不着觉,建议先从四层板入手,把电源层和地层的关系理清楚,再往复杂了搞。这思路不对,没有完整地平面,高速信号质量会很难看。信号少的时候还好,一旦涉及高速信号、RF、功率电路,两层板就hold不住了。要是地平面上开个槽、挖个洞,回流就得绕路,环路面积一大,EMI就来了。这个更均衡,电源和地平面配对,阻抗可控,层间耦合也合理。
2026-04-13 11:08:05
246
原创 电源纹波测试:为什么你的测量结果总是不对?
测纹波这事,说难不难,说简单也不简单。接地线一定要短,用弹簧替代夹线带宽限制20MHz,别让无关噪声进来测量点在输出电容两端,不是电感旁边探头档位和示波器设置要匹配耦合方式选AC把这几点做到位,你测出来的纹波数据才有参考价值。下次再测纹波的时候,先把这几条过一遍,别一上来就怼着板子测。
2026-04-11 14:37:55
358
原创 开关电源的EMI整改:从不过到通过的完整思路
如果布局和滤波都做了,EMI还是超标,那就得考虑屏蔽了。屏蔽是成本最高的方案,通常放在最后。图5 常见的EMI抑制元器件图6 近场探头定位干扰源整改方案定下来之后,调试过程也是有技巧的。
2026-04-10 14:53:26
246
原创 LLC谐振电源的设计要点
按我的经验,LLC如果设计得好,效率做到97%以上不是什么难事,而且EMI表现相当友好。这种设计可以把频率变化范围控制在很小的区间(比如80kHz~120kHz),磁芯利用率高,效率也容易做上去。为了达到需要的电感量,变压器绕了上百圈,漏感大得离谱,分布电容的问题也随之而来。,二极管的反向恢复问题被绕过去了。k值越大,励磁电感越大,磁芯体积可以小一点,但环路响应会变慢,而且需要更大的谐振电感。有意思的是,在欠谐振区内部还有一个分界点:当 fs 刚好等于 fr 时,电流正好过零,这时候整流管可以实现ZCS。
2026-04-09 14:35:48
443
原创 从原理图到PCB布局:高性能开关电源完整设计流程
很多新手拿到项目就直接开始选芯片、画原理图,这其实是个大忌。我个人建议,先把需求文档写清楚,后面的工作会省事很多。开关电源设计,说难也不难,说简单也不简单。回路、回路、回路。功率回路要小,信号回路要干净,保护回路要可靠。把这些理清楚了,设计起来就不会太离谱。当然,经验也很重要。我见过很多人,看再多资料,不如亲手画一块板子、调一个项目成长快。所以啊,动手才是王道。有什么问题欢迎评论区交流,有空的话会回复大家。预告一下。
2026-04-08 14:11:06
374
原创 PCB电源地环路噪声定位与根治
但上电测试发现,3.3V电源轨上竟有200mV的周期性噪声,MCU间歇性复位。但奇怪的是,噪声并不是出现在电源芯片附近,而是在距离较远的MCU电源引脚上。功率地的大电流沿着地平面流回电源输入端,而MCU的地引脚恰好在这个电流路径上。原来,设计时把电机驱动和模拟电路的"地"连在了一起,电机换向时的瞬态大电流在地平面上产生了压降。用示波器探针的接地夹夹在电源输入端的地(作为参考点),然后探头沿地平面或地线的不同位置测量。地环路噪声看着复杂,但只要你愿意花时间把"地"的来龙去脉搞清楚,它就不再是玄学。
2026-04-07 14:34:50
402
原创 LDO vs DC-DC:PCB电源架构选型的终极指南
成本项LDODC-DC芯片成本低($0.1-$0.5)中高($0.5-$2)外围元件少(输入输出电容)多(电感、更多电容)PCB面积小(但可能需要散热面积)中等(电感和布局要求)设计复杂度低高(需要布局和环路稳定性考虑)散热成本高(散热片、导热材料)低系统级成本高(电池更大、外壳更大)低。今天,我将为你彻底解析LDO和DC-DC的本质差异,用真实的效率曲线、热成像数据和BOM成本对比,帮你建立清晰的选型框架。:当压差小于0.5V时,LDO的效率可能接近甚至超过某些DC-DC的轻载效率。
2026-04-03 10:49:30
217
原创 你的PCB电源纹波超标了吗?这3个常见设计失误,90%工程师都踩过坑
但DC-DC的功率回路恰好跨越了这条分割带,强制电流绕远路,形成了高达20nH的额外回路电感,导致地弹噪声直接注入5V输出。下午三点,实验室的示波器屏幕上,那条本该平滑的直流电压波形,却像心电图一样剧烈起伏——纹波峰值超过了300mV。最终发现,反馈走线(从输出分压电阻到LDO的FB引脚)与相邻板的DC-DC开关节点走线平行了15mm,通过容性耦合引入了噪声。更糟糕的是,如果反馈补偿网络(如Type II补偿的R、C元件)布局不当,寄生参数会改变环路特性,可能引起振荡,产生周期性纹波。
2026-04-02 11:48:33
231
原创 USB PD3.1协议深度解析:如何设计48V高压快充?
但当游戏本、移动工作站甚至电动工具都需要通过USB-C充电时,传统100W的功率上限显然不够用了。,这不仅仅是数字的翻倍,更是技术架构的全面升级。今天,我将从协议解析到实战设计,为你全面拆解USB PD3.1的技术精髓。:铝合金外壳配合导热垫片;2021年,USB-IF协会发布了USB Power Delivery 3.1规范,将最大功率提升至。EPR模式不是默认开启的,必须经过明确的"进入"流程,这大大提升了高功率传输的安全性。通过USB-IF认证测试(推荐使用GRL-USB-PD-C2-EPR测试仪)
2026-04-01 09:42:02
595
1
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅