IC
文章平均质量分 84
Frank-Wang
逝者如斯夫,不舍昼夜
展开
-
UVM driver和monitor中阻塞和非阻塞
UVM中driver为什么是非阻塞赋值?monitor中为什么使用阻塞赋值?不同的clock event区别原创 2023-10-16 14:22:07 · 1027 阅读 · 1 评论 -
SystemC的调度器
SystemC evaluate update原创 2023-08-03 20:35:29 · 1401 阅读 · 1 评论 -
SystemVerilog scheduler
verilog 作为一种 HDL (Hardware Description Language) 用来描述电子硬件的结构,SystemVerilog 是在 verilog 基础上扩展而来的,它不仅可以用来描述电子硬件,新增的扩展主要用于 verification,称为 HVL(Hardware Verification Language)。原创 2023-08-03 19:38:05 · 705 阅读 · 0 评论 -
VCS编译进阶-lint
vcs 中 -lint 可以在编译期间查找部分代码问题,辅助完成一些代码clean工作,利用它能在早期纠正代码中的一些问题。原创 2023-06-15 10:01:52 · 1905 阅读 · 0 评论 -
Synopsys工具简介
因此,Saber可以对复杂的混合系统进行精确的仿真,仿真对象不同系统的仿真结果可以同时获得。Taurus-Workbench是一个用来仿真半导体制造工艺和预估产品特性的虚拟IC工厂,它提供的仿真管理和数据管理使得工程师能够容易并且有效的预估产品特性,适用于:实验设计、统计分析、画图、可视化、优化和辅助工程师浏览、精炼和设计重心调整,Taurus-Workbench是一个开放的环境,它不仅可以集成Synopsys的TCAD工具,而且可以集成第三方的工具和模拟器,另外支持通过网络的并行处理,可以大大提高速度。原创 2023-06-06 18:21:58 · 1911 阅读 · 0 评论 -
组合逻辑基本电路
组合逻辑电路由基本逻辑 NAND、NOR 或 NOT 门组成,它们“组合”或连接在一起以产生更复杂的开关电路。这些逻辑门是组合逻辑电路的构建块。组合电路的一个例子是解码器,它将输入端的二进制代码数据转换为多条不同的输出线,一次一条在其输出端产生等效的十进制代码。组合逻辑电路可以非常简单或非常复杂,任何组合电路都可以仅使用 NAND 和 NOR 门来实现,因为它们被归类为“通用”门。1. 布尔代数——这形成了代数表达式,显示逻辑电路对每个输入变量(真或假)的操作,导致逻辑“1”输出。原创 2023-01-28 16:23:51 · 1004 阅读 · 0 评论 -
VCS 工具简要说明
VCS 仿真使用汇总原创 2023-01-10 15:16:52 · 2932 阅读 · 1 评论 -
systemctlm-cosim-demo环境搭建
QEMU 和 systemc model 协同仿真验证环境。原创 2022-11-30 11:48:02 · 1815 阅读 · 0 评论