hardware
天泉奇葩
我认为成功的关键在于,既知道如何努力追求很多东西,也知道如何正确的失败。
----瑞·达利欧《原则》
展开
-
Python处理EE网表
原理图,PCB等EDA工具可以方便的导出网表等文本文件,处理这些文件用于生成各种设计报告,check设计错误非常有帮助,下边以处理网表生成格式化的字典格式的网络-器件对应关系,器件-位号对应关系为例说明。首先,先清理下数据,讲分散在多行的数据整合进一行,去除多余的空格,并分开网表信息和器件对应关系信息。后续,可以利用这些信息处理一些事情了,比如某个网络上的负载情况,耐压情况,比如双SIM必须4根线都有连接,还可以设置checklist的标准文件,自动check。原创 2023-01-17 11:04:01 · 535 阅读 · 1 评论 -
USB HSETT打包工具安装
安装EHCIHSETT后,显示“No Host Controller Found”,没有合适的Host Controller,工具不能使用。查询文档了解到,EHCI用于USB 2.0的host,而PC目前多为USB 3.0的host,安装适用于USB 3.0的打包工具,需要安装xHCI。文档HSETT_Instruction_0_4_1.pdf介绍了安装过程中可能遇到的问题,见章节...原创 2019-11-30 09:06:27 · 2040 阅读 · 0 评论 -
计算DCDC、LDO环路阻抗
目录数据准备电阻率铜厚PCB数据IPC-D-356数据分析网络别名net走线信息编程实现自动化了保证电源稳定性,一些电源厂家提出了对电源环路阻抗的要求,而常规仿真非常耗时,其实大多情况下可以采用近似公式进行估算,如果余量较小再进行常规严格的仿真。R=ρL/W/h,即电阻正比于长度,反比于宽度和厚度。数据准备电阻率电阻率温度对应表 温度/℃ ...原创 2019-10-20 23:23:42 · 1352 阅读 · 0 评论 -
USB3.2 速率
一直以来也没搞清楚USB 3.2的10Gbps的形式,一直以为是5Gbps*2lane。翻看了下USB 3.2的协议,终于搞明白了。协议上是这么说的:3.2.1 Physical LayerThe Gen X physical layer specifications are detailed in Chapter 6. The physical layer defines the ...原创 2019-09-21 23:27:28 · 10711 阅读 · 0 评论