自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

  • 博客(333)
  • 资源 (3)
  • 收藏
  • 关注

原创 资料保存:高密度计算 – 400G超大容量DPI解决方案

很多企业在开发网络监控和网络安全解决方案时,采用基于标准网卡或智能网卡构建基于 HyperScan 和DPDK 技术栈的产品方案,应用程序的能力受到诸多限制,除了上述的CPU能力和内存墙两大问题,还有特征匹配的复杂度也会直接影响系统的处理性能。在真实网络环境中完成的测试表明,基于高密度计算解决方案实现了 400G 量级的 DPI 处理性能,容量达到了对照产品的八倍,这意味着只需要八分之⼀的服务器资源就能完成同样的处理工作,极大节约了系统建设成本 (CAPEX)。

2024-08-21 09:31:35 705

原创 设计原理图:FMCJ453-基于JESD204B的2路1GspsAD 2路1Gsps DA FMC子卡

该子卡是高速AD9152 DAC和AD9680 ADC的FMC板。为客户提供高达2GHz的可用模拟带宽以及JESD204B接口,以快速地对各种宽带RF应用进行原型制作。

2024-08-20 11:35:22 206

原创 高速信号处理卡设计资料:383-基于kintexUltraScaleXCKU060的双路QSFP+光纤PCIe卡 光纤加速计算卡 光纤转接卡

本板卡系北京太速科技自主研发,基于Xilinx UltraScale Kintex系列FPGA XCKU060-FFVA1156-2-I架构,支持PCIE Gen3 x8模式的高速信号处理板卡,搭配两路40G QSFP+接口,两组64-bit DDR4,每组容量2Gbyte,可稳定运行在2400MT/s。同样,也可以形成DMA意向8通道数据收或单向发。4通道内存管理逻辑:一组64位内存实现四组可同时读写的内存应用,可以实现四通道数据写入到计算的内存,形成四个文件,实现类似四通道的大FIFO可同时读写。

2024-08-12 11:00:45 566

原创 软件无线电处理平台 图形图像跟踪处理 模拟嵌入式边缘计算 前端信号处理设计资料第367篇:基于zynq XC7Z100 FMC接口通用计算平台

板卡由SoC XC7Z100-2FFG900I芯片来完成卡主控及数字信号处理,XC7Z100内部集成了两个ARM Cortex-A9核和一个kintex 7的FPGA,通过PL端FPGA扩展FMC、光纤、IO等接口,PS端ARM扩展网络、USB、RS232等接口。北京太速科技板卡适应于图像处理、震动、通信、雷达等前端信号处理或者手持机等开发。二、主要功能和性能板卡功能参数内容PL端FMC8个GTX,LA HA HB光纤1路 SFP+,可配置千兆、万兆以太网协议存储。

2024-08-12 10:38:38 538

原创 【无标题】智能加速计算卡设计原理图:628-基于VU3P的双路100G光纤加速计算卡 XCVU3P板卡

基于Xilinx UltraScale+16 nm VU3P芯片方案基础上研发的一款双口100 G FPGA光纤以太网PCI-Express v3.0 x16智能加速计算卡,该智能卡拥有高吞吐量、低延时的网络处理能力以及辅助CPU进行网络功能卸载的能力,达到最大化地节约CPU算力,降低CPU占用同时也降低功耗。标签: PCIe 光纤加速计算卡 , XCVU3P板卡 , 光纤加速计算卡 , 光纤加速卡 , 智能加速计算卡。基于VU3P的双路100G光纤加速计算卡。

2024-08-02 10:52:20 216

原创 GPU计算板卡设计原理图:735-基于3U VPX的AGX Xavier GPU计算主板

基于3U VPX的 Jetson AGX Xavier GPU计算主板是LINUX环境下软件开发等理想工具。是用于视频处理,相机信号,支持PCIE、USB、RS422、RS232、网口、SPI、I2C等综合性的信号计算主板。3. 支持外接HDMI连接显示器,并支持键盘,鼠标等外接设备进行调试。8 核 ARM v8.2 64 位 CPU、8 MB L2 + 4 MB L3。4路Gigabit Ethernet (10/100/100)link。1路RS232,1路RS485。1路 NVMe PCIeX4。

2024-07-25 10:16:46 421

原创 智能加速计算卡设计方案:389-基于KU5P的双路100G光纤网络加速计算卡

基于Xilinx UltraScale+16 nm KU5P芯片方案基础上研发的一款双口100 G FPGA光纤以太网PCI-Express v3.0 x8智能加速计算卡,该智能卡拥有高吞吐量、低延时的网络处理能力以及辅助CPU进行网络功能卸载的能力,达到最大化地节约CPU算力,降低CPU占用同时也降低功耗。光纤连接器为QSFP28,支持100G支持以太网等协议。在35°C下90%不凝结相对湿度。25W (最大支持达75W)产品尺寸(单位: mm)包装尺寸(单位: mm)100G:红色+蓝色。

2024-07-12 15:44:51 428

原创 设计资料:520-基于ZU15EG 适配AWR2243的雷达验证底板 高速信号处理板 AWR2243毫米波板

本板卡系北京太速科技自主研发,基于MPSOC系列SOC XCZU15EG-FFVB1156架构,搭载两组64-bit DDR4,每组容量32Gb,最高可稳定运行在2400MT/s。LVDS的接口速率不低于450Mbps;● PS端挂载一簇DDR4,数据位宽64-bit,容量32Gb,最高可稳定运行在2400MT/s;● PL端挂载一簇DDR4,数据位宽64-bit,容量32Gb,最高可稳定运行在2400MT/s;● PL端挂载一片SPI接口的DataFlash,容量16Mb,可用于存储系统参数信息;

2024-07-03 11:44:01 681

原创 基于AUTBUS总线的分布式储能监控系统

2024-06-20 16:40:44 144

原创 PCIe载板设计原理图:636-基于FMC的Kintex XCKU060高性能PCIe AD采集板卡 AI加速计卡

板载 2 组 64bit 的DDR4 SDRAM,每组容量2GB,可稳定运行在2400MT/s。● 支持 PCIe 3.0 X8 接口,支持与 PC 的高速数据交互功能;● FMC 接口提供20对GTH和LA信号(非FMC+连接器);● 两组 64Bit DDR4 SDRAM,每组容量 2GB;● 演示DDR IP软件, PCIe XDMA传输;● AD采集板卡,AI加速计算,光纤扩展,图像处理。● 硬件、设计工具、 IP、以及预验证参考设计;● 支持单独 12V 供电(脱离 PC 机);

2024-06-17 14:42:18 309

原创 520-基于ZU15EG 适配AWR2243的雷达验证底板

本板卡系北京太速科技自主研发,基于MPSOC系列SOC XCZU15EG-FFVB1156架构,搭载两组64-bit DDR4,每组容量32Gb,最高可稳定运行在2400MT/s。另有1路10G SFP+光纤接口、1路40G QSFP光纤接口、1路USB3.0接口、1路千兆网络接口、1路DP接口。板卡具有自控上电顺序,支持多种启动模式,如Nor Flash启动,EMMC启动,SD卡启动等。板卡可对接TI公司四片AWR2243的毫米波板MMWCAS-RF-EVM。可用于高速信号处理等领域。设计满足工业级要求。

2024-06-05 15:16:44 827

原创 数据收发板设计方案:428-基于XC7Z100+ADRV9009的双收双发无线电射频板卡

基于XC7Z100+ADRV9009的双收双发无线电射频板卡是基于Xilinx ZYNQ FPGA和ADI的无线收发芯片ADRV9009开发的专用功能板卡,用于5G小基站,无线图传,数据收发等领域。

2024-06-05 15:01:39 793

原创 国产化服务器设计 原理图:905-多路PCIe的阵列计算全国产化服务器

多路PCIe的阵列计算全国产化服务器以国产化处理器(海光、飞腾ARM、算能RSIC V)为主板,扩展6-8路PCIe3.0X4计算卡;计算卡为全国产化的AI处理卡(瑞星微ARM,算能AI,灵犀类脑计算),低功耗FPGA PCIe计算卡;同时扩展万兆以太网,AD采集卡,构建低功耗,宽温,合理价格,专项计算功能的专用阵列计算服务器。北京太速科技产品主要面向电力能源,工业设备,科研等对环境要求和功耗要求的专业批量应用场景。

2024-05-24 16:34:54 229

原创 网络协议测试仪设计方案:474-便携式手提万兆网络协议测试仪

便携式手提万兆网络协议测试仪,以FPGA万兆卡和X86主板为基础,构建便携式的手提设备。FPGA万兆卡是以Kintex-7XC7K325T PCIeX4的双路万兆光纤网络卡,支持万兆网络数据的收发和网络协议的定制设计。北京太速科技平台默认操作系统为win7 64位系统;具备丰富的外设接口,如VGA、HDMI、千兆网口、USB2.0/3.0以及方便的JTAG调试口;平台存储为8G内存、256G固态硬盘,具备高速数据读写能力,可满足大多数应用场景。屏幕为触摸显示屏。

2024-05-21 09:41:12 954

原创 472-便携式HD-SDI模拟源测试设备

便携式手提CameraLink模拟源测试设备,以PCIe的HD-SDI播出卡和X86主板为基础,构建便携式的手提设备。平台默认操作系统为win7 64位系统;具备丰富的外设接口,如VGA、HDMI、千兆网口、USB2.0/3.0以及方便的JTAG调试口;平台存储为8G内存、256G固态硬盘,具备高速数据读写能力,可满足大多数应用场景。屏幕为触摸显示屏。

2024-05-21 09:33:58 1044

原创 DAC模块卡设计原理图:RFSOC XCZU47DR 高速ADC DAC模块卡

RFSOC核心模块使用Xilinx最新的第三代RFSOC系列XCZU47DR,1517封装,单颗芯片包含8路ADC和DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F实时处理核,以及大容量FPGA。核心板采用SAMTEC高速连接器,支持高速ADC和DAC,也可以支持GTY,GTR等高速信号的连接需求。

2024-05-17 14:50:11 600

原创 设计方案原理图:RFSOC XCZU27DR 高速ADC DAC模块卡

RFSOC核心模块使用Xilinx XCZU27DR,1156封装,单颗芯片包含8路ADC和DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F实时处理核,以及大容量FPGA。核心板采用SAMTEC高速连接器,支持高速ADC和DAC,也可以支持GTY,GTR等高速信号的连接需求。

2024-05-17 14:05:54 354

原创 设计方案:RFSOC XCZU67DR 高速ADC DAC模块卡

RFSOC核心模块使用Xilinx最新DFE RFSOC XCZU67DR,1156封装,单颗芯片包含10路ADC和8路DAC,64-bit Cortex A53系列4核CPU,Cortex-R5F实时处理核,以及大容量FPGA。核心板采用SAMTEC高速连接器,支持高速ADC和DAC,也可以支持GTY,GTR等高速信号的连接需求。

2024-05-17 11:40:14 474

原创 模拟源测试设备设计资料:471-便携式手提Camera Link 模拟源测试设备

便携式手提CameraLink模拟源测试设备,以PCIe的Camera link 播出卡和X86主板为基础,构建便携式的手提设备。

2024-05-15 10:20:52 713

原创 实物仿真平台设计方案:927-8路GMSL视频注入回灌的自动驾驶半实物仿真平台

相比较原始采集图像,预处理后图像中信息耦合程度降低,感兴趣信息凸显,噪音等干扰信息最大程度被过滤,可提高后续识别算法处理速度、降低运算时间。视频注入回灌, 算法优化,将道路实际采集到的数据,注入回灌给ADCU / ECU,还原道路真实情况,优化算法,硬件在环仿真测试 (HIL),模拟车载摄像头,将软件仿真的场景数据通过注入卡发到ADCU / ECU,虚拟车辆的道路等信息等。对外接口在挡板处共引出3 个1000BASE_T1 接口,其中一个用于gPTP 同步及板卡管理,2 个可以用于数据注入网口;

2024-05-11 10:43:08 1410 2

原创 采集记录仪设计方案:926-基于PCIe的40Gbps光纤采集记录仪

本系统内含一张FPGA光纤转接卡,提供两组QSFP+光模块,共8路光纤接口,经过FPGA可以实现高速串行接口、高速光纤接口的数据转换到PCI-E总线上,PCI-E接口协议采用PCI-E3.0,最高可以实现5GB/s的传输速率,板载8颗DDR3 内存,每个颗粒为4Gbit,共分为两组,每组容量为2GB,采用64位总线,可作为光纤与PCI-E数据缓冲。一般情况下,长时间记录波形会生成一个较大的文件,本设备的高速存储区是由固态盘做成的,生成新的大型文件的速度可以保障。强大的记录能力和真实的场景回放。

2024-05-11 09:54:02 504

原创 12路Base Camera link 影像复合光纤传输采集存储设备

全景图像采集设备主要用于12路Base Camera link视频采集传输,通过QSFP+光纤传输输出,并实现服务器的采集存储,包括采集复合板卡,和光纤采集存储服务器,支持户外工业级温度,长期工作。

2024-04-28 15:28:46 873

原创 DSP实时分析平台设计方案:924-6U CPCI振动数据DSP实时分析平台

基于CPCI结构完成40路AD输入,30路DA输出的信号处理平台,处理平台采用双DSP+FPGA的结构,DSP采用TI公司新一代DSP TMS320C6678,FPGA采用Xilinx V5 5VLX110T-1FF1136芯片,设计尽量采用工业级芯片

2024-04-28 15:24:24 1215

原创 光纤网络电力控制系统设计方案:623-6U CPCI的光纤网络电力控制系统

柔性直流输电系统中用于控制与测量的FS系统,适用于风电和太阳能发电的并网快速数值计算和闭环控制,以及与直流输电系统的换流器有关的特殊控制功能,包括门控单元的信号处理。对于TDM板卡,每个板子的主FPGA有9对LVDS互联,彼此互相连接在一起,使用的时候,主控板通过LVDS给所有的从板数据,另外有32根普通IO,TMD给主控板提供需要的控制数据。16路IO:输入输出均为16路的,总共为32路的IO,输入输出方式均采用开路的方式,满足24V的接口需求;时钟支持多板卡同源。

2024-04-23 11:12:49 1103

原创 仿真计算机设计方案:922-基于6U VPX的全国产化电力电子仿真计算机

MATLAB、SimCenter AMESim/Motion、MWorks、Simpack、Dymola、Car/TruckSim、ECUTest、CarMaker、MapleSim等多学科、多领域仿真建模软件构建大型、复杂实验场景,使用RTSimPlus主控管理软件可在单机多核、多机分布式硬件产品平台快速部署,快速开展验证试验;定制,16或32路模拟量输出,200kbps~1Mbps,14~16位,±16V,差分输入,DB37接口。Xenomai系统移植与SFP、PCIe的实时域驱动。

2024-04-23 10:56:40 642

原创 仿真测试平台设计资料:921-6U CPCI卫星接口仿真测试平台

硬件设计包括:信号接口前板、后板(直接遥测遥控、串行RS422、LVDS,模拟量输出,指令接收、多功能卡)。串行数字指令传输的是自定义长度(8*Nbits,N=1~64)的串行数据,其输出接口由门控信号(GATE_WRITE),时钟信号(DATA_CLK)和输出数据(DATA_OUT)组成。16位D/A转换精度,16通道电压输出,输出范围:+/- 10V,转换速率25V/us,建立时间2us。(2)脉冲接收功能:显示对应通道脉冲的接收时间及脉冲宽度,可接收射极输出正脉冲或集电极输出负脉冲。

2024-04-11 09:51:15 602

原创 设计方案:914-基于64路AD的DBF波束形成硬件

DBF技术的实现全部是在数字域实现,然而天线阵列接收的信号经过多次混频后得到的中频信号是模拟信号,实现DBF处理并充分发挥DBF技术优势的关键技术一直就是要设计高性能高速模数变换(ADC)阵列,完成模拟信号到数字信号的转换,同时需要高性能数字信号处理硬件平台实现同时多波束形成、实时自适应权重系数计算。加载流主要是完成处理卡FPGA的在线重加载,目前基于9号处理卡的动态重加载已经实现,bit流数据通过emif传输到处理卡上的A7,A7通过SelectMAP对V7进行动态重加载。3.4.上位机界面设计方案。

2024-04-07 14:27:28 840

原创 实时计算平台设计方案:913-基于100G光口的DSP+FPGA实时计算平台

基于以太网接口的实时数据智能计算一直应用于互联网、网络安全、大数据交换的场景。以DSP+FPGA的方案,体现了基于硬件计算的独特性能,区别于X86+GPU的计算方案,保留了高带宽特性,同时具有高可靠性、精准延时、小包计算的优点。

2024-04-07 14:15:53 566

原创 DSP实时计算平台设计方案:912-基于6U CPCIe的双路光纤图像DSP实时计算平台

设备基于6U CPCIe架构,通过背板交换实现4片信号处理板卡的互联传输,每个信号处理板卡支持双TMS320C6678,支持2路光纤的图像处理,实现FPGA的预处理和备份工作。

2024-04-03 10:04:33 540

原创 实时计算平台设计方案:911-基于6U VPX的光纤图像DSP实时计算平台

该平台基于风冷式的 6U 6槽VPX图像处理平台,包括:计算机主板、计算机主板后板、存储板、图像信号处理板、图像信号处理板后板、图像光纤转接板、机箱背板及机箱组成。

2024-04-03 09:38:49 1258

原创 异构加速GPU服务器设计方案:904-全国产化异构加速GPU服务器

X7340H0是中科可控基于HYGON系列处理器开发的一款全新高端2U双路GPU服务器。X7340H0采用优异的可扩展架构设计,支持高密度扩展GPU加速卡,为深度学习推理场景提供更加安全可靠、高性价比的解决方案。

2024-04-01 14:20:04 1285

原创 AI工作站设计方案:903-多路PCIe3.0的单CPU 学习型AI工作站

系统系统型号ORI-SR500主板支持cro ATX前置硬盘最大支持2个3.5寸+1个2.5寸SATA 硬盘+2个2.5寸SATA 硬盘 (背部)电源类型CRPS冗余电源,标准ATX电源散热系统标配中置2个12038风扇,前置1个9225风扇,后窗1个9225风扇(中置可选装240液冷/高转速风扇)可选配后置GPU辅助散热模组前置IO电源按键*1,复位按键*1,SPK*1,MIC*1,扩展插槽8个全高PCI-E扩展插槽,支持4GPU安装导轨选配(免工具)外形参数。

2024-04-01 14:10:30 631

原创 AI 异构计算机设计方案:902-基于6U VPX 高带宽PCIe的GPU AI 异构计算机

基于6U 6槽 VPX 高带宽PCIe的GPU AI 异构计算机以PCIe总线为架构,通过高带宽的PCIe互联,实现主控计算板、GPU AI板卡,FPGA接口板,存储板的PCIe高带宽互联访问,PCIe支持3.0规范,X8或者X16带宽。主板对各槽以太网控制,背板同时支持同源同步CLK 、统一外触发、GPS B码、 1pps信号等。另外支持P4的 LVDS总线互联,实现低速数据交换,同步触发等功能。整机同时支持IPMI管理。

2024-03-29 14:50:50 888

原创 AI计算平台设计方案:901-基于3U VPX的图像数据AI计算平台

数据发送过程描述(PC-FPGA):为了实现数据发送,主机软件从主机内存固定位置读出图像处理数据发送到DMA的H2C通道,写入到板载第二组DDR3的0-4GB的空间,主机软件通过寄存器通知fdma_ctrl的读ddr3模块取出对应地址ddr3的数据,通过rd_fifo把数据128bit位宽变化到16bit后,给到tlk2711子卡的发送模块,最后数据以1.6Gbps的线速率通过txp口发送出去。发送端:数据存在飞腾主板中,飞腾通过PCIE写入FPGA的DDR中,FPGA取走数据,通过光纤发送端口发送出去。

2024-03-29 14:34:06 922

原创 光纤加速计算卡设计原理图:628-基于VU3P的双路100G光纤加速计算卡

基于Xilinx UltraScale+16 nm VU3P芯片方案基础上研发的一款双口100 G FPGA光纤以太网PCI-Express v3.0 x16智能加速计算卡,北京太速科技该智能卡拥有高吞吐量、低延时的网络处理能力以及辅助CPU进行网络功能卸载的能力,达到最大化地节约CPU算力,降低CPU占用同时也降低功耗。光纤连接器为QSFP28,支持100G支持以太网等协议。

2024-03-15 10:46:41 481

原创 基带信号处理设计原理图:2-基于6U VPX的双TMS320C6678+Xilinx FPGA K7 XC7K420T的图像信号处理板

C6678板卡 , 高速图像采集 , 基带信号处理 , 软件无线电系统 , 无线仿真平台

2024-03-01 11:30:21 1042

原创 软件无线电处理平台设计方案:330-基于FMC接口的Kintex-7 XC7K325T PCIeX4 3U PXIe接口卡 图形图像硬件加速器

​Net FPGA,XC7K325T板卡,XC7K325T处理板,软件无线电处理平台,图形图像硬件加速器​

2024-02-22 11:21:06 341

原创 VPX信号处理卡设计原理图:9-基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信号处理卡 信号处理 无线电通信

当多块盘并行工作时,存储阵列读写带宽成指数增长,2块盘则≥4GB/s,4块盘则≥8GB/s,以此类推。硬盘管理通过文件系统,FPGA的PCIeX4与 6U VPX主板互联,操作系统直接映射管理硬盘,也可以通过前面板QSFP+ 光纤导出给其他服务器设备。本方案优势就是集中的进行采集,存储,计算一体化,降低硬件成本、功耗,减小设备体积、重量。● FPGA外挂两簇DDR3,每簇容量4GB,位宽64bit,总容量8GB;数据速率1600MHz;● DSP外挂一簇DDR3,数据位宽64bit,容量2GB;

2024-02-19 17:02:08 1111

原创 【无标题】卫星数据链开发平台设计方案:522-基于AD9988的四通道1G带宽卫星数据链开发平台基于AD9988的四通道1G带宽卫星数据链开发平台

车载雷达信号处理 , 卫星通信系统 , 卫星数据链开发平台 , 卫星互联网 , 宽带通信系统

2024-02-06 10:35:32 966

原创 基于ZU19EG的100G-UDP解决方案

IP首部:每一个字节0x45包含4位版本号和4位首部长度,版本号为4,即IPv4,首部长度为5,说明IP首部不带有选项字段。IP报标识是0x9325,标志字段和片偏移字段设置为0x0000,就是DF=0允许分片,MF=0此数据报没有更多分片,没有分片偏移。packet_length_sel:可以选择UDP包长:0是1024字节,1是2048字节,2是4096字节,3是8192字节。time_1us:可以配置发送间隔,以1US为单位作为间隔,默认值为1000_000,即为1s钟间隔。

2024-01-09 11:12:29 1567

428_基于复合视频 HD-SDI的双光融合处理平台V20200701(1).docx

本平台主要红外、可见光图像跟踪、识别等产品开发公司提供一套完整的软硬件基础开发环境,通过完整的双光视觉平台硬件(包括摄像头、MPSOC核心板、接口板),理解整个图像传输、处理的硬件系统,通过整体的双光视觉软件(包括PL端固件程序、ARM端裸跑程序、PC机网络程序)理解视频的同步传输、AXI总线的中断、VDMA视频传输、网络LWIP协议栈、视频传输与视频显示等,深入理解底层数据流的传输过程、连续流中中断、内存管理机制,网络TCP/UDP IP机制。

2020-07-08

425_基于Camera Link HD-SDI的双光融合处理平台V20200701(2).docx

本平台主要红外、可见光图像跟踪、识别等产品开发公司提供一套完整的软硬件基础开发环境,通过完整的双光视觉平台硬件(包括摄像头、MPSOC核心板、接口板),理解整个图像传输、处理的硬件系统,通过整体的双光视觉软件(包括PL端固件程序、ARM端裸跑程序、PC机网络程序)理解视频的同步传输、AXI总线的中断、VDMA视频传输、网络LWIP协议栈、视频传输与视频显示等,深入理解底层数据流的传输过程、连续流中中断、内存管理机制,网络TCP/UDP IP机制。

2020-07-08

550-基于XCZU3EG的双目视觉开发套件(1).docx

本平台主要针对电子、计算机、自动化、光电子、通信等专业高年级本科、硕士等同学的深入学习,通过完整的双目视觉平台硬件(包括摄像头模组、MPSOC核心板、接口板),理解整个图像传输、处理的硬件系统,通过整体的双目视觉软件(包括PL端固件程序、ARM端裸跑程序、PC机网络程序)理解视频的同步传输、AXI总线的中断、VDMA视频传输、网络LWIP协议栈、视频传输与视频显示等,深入理解底层数据流的传输过程、连续流中中断、内存管理机制,网络TCP/UDP IP机制。 通过该套件的学习,为同学们打下良好的嵌入式底层硬软件结合的基础,为未来从事图像处理、人工智能、芯片设计、云智能视频等领域的工作做好充分准备。 该平台也可以为初入职的员工深度理解视频采集、传输、处理的整个过程,及双目视觉接入的基本思路,并通过硬件和底层代码的学习,快速体会软硬件结合的思想及实践过程。

2020-07-08

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除