make在执行时,需要一个命名为Makefile的文件。
Makefile文件描述了整个工程的编译,链接等规则。
make默认为找makefile或者Makefile 命名的文件 ,如果没有可以用make -f 文件名 进行指定
一、术语
规则:用于说明如何生成一个或多个目标文件
规则格式:
targets:
目标 依赖 命令
二、伪目标
只有动作,没有依赖的目标,称为伪目标。
例如:
.PHONY:clean 就是一个 clean 伪目标
三、变量
例如:
obj = func1.o func2.o func3.o
hello :
$(obj)
gcc
$(obj) -o hello
在makefile中,存在系统
默认的
自动化变量
① $^ :代表所有的依赖文件
② $@ :代表目标
③ $< :代表第一个依赖文件
④ 字符# :注释
⑤ 字符@:取消回显 (没有@编译的时候要显示编译)