计算机英语

首先看得懂芯片手册,然后懂得原理,然后知道有那些寄存器要设置。

MASK--屏蔽

Asserts reset signal--复位信号生效

reserved--预留的
inerrupt generation 中断产生

prescaler value --预分频的值

Initialization sequence for DDR2 memory type
stable power 稳定的电压
power down(休眠模式)
PLL(phase locked loop)锁相环
DRAM Driver Strength(内存访问信号的强度)
Delay Locked Loop延时锁定回路
SPI(Serial Peripheral Interface--串行外设接口)
DMC(动态内存控制器)的Xm0CSn[1:0]来选择对应的区间
NC--没有连接not connect
AXI(Advanced eXtensible Interface)
外部晶振(XTIpll)或外部时钟(EXTCLK )
(震荡放大器Oscillation Amplifier,OSC)
晶振频率(简称Fin)
bus bridges也就是BRG
CMU就是时钟管理单元:clock management unit、

substract 减去

consist of 由....组成

issue to 把...发给

issue 发行,流出

voltage 电压

Watchdog Timer (WDT)看门狗定时器
malfunctioning due to noise and system errors.由于噪音、系统错误引起功能障碍
Multiplexing (MUX)多路复用
DIVAPLL clock divider ratio --ratio比例
divider分配器; 分割者
correspond 相应; 通信; 符合,一致;
Adaptive Frequency calibration 频率自校准
PWM Pulse Width Modulation脉冲宽度调制
resume继续; 重新开始; 恢复职位;
Vectored Interrupt Controller 向量中断控制器


CKE引脚为Clock Enable,时钟使能信号,高电平表示启动内部时钟信号

Burst Length  BL突发长度 

CAS Latency CL CAS潜伏期 由于CL只在读取时出现,所以 CL 又被称为读取潜伏期(RL,Read Latency)

(tWR,Write Recovery Time)写入/校正时间

tRP(Precharge command Period,预充电有效周期)

刷新操作分为两种:自动刷新(Auto Refresh,简称 AR)与自刷新(Self Refresh,简称 SR)。

SR 则主要用于休眠模式低功耗状态下的数据保存,这方面最著名的应用就是 STR(Suspend to RAM,休眠挂起于内存)。在发出 AR 命令时,将 CKE 置于无效状态,就进入了 SR 模式,此时不再依靠系统时钟工作,而是根据内部的时钟进行刷新操作。在 SR 期间除了 CKE 之外的所有外部信号都是无效的(无需外部提供刷新指令),只有重新使 CKE 有效才能退出自刷新模式并进入正常操作状态。


DRAM 芯片的控制信号



/RAS :列位址脉冲选通器,使列位址有效。低电平有效。 

/CAS: 行位址脉冲选通器,使行位址有效。低电平有效。 

CLK:时钟信号输入引脚。 

CKE:当这个引脚处於低电平期间,提供给所有bank预充电和刷新的操作。高电平时有效。 

/CS:在晶片工作时/CS处於低电平状态。这里所指的CS片选为SDRAM晶片。DDR的pin CS则是选择Rank。 

/WE: 写入信号

BA0,BA1:Bank位址输入信号引脚,BA0和BA1信号决定了由启动哪一个bank,进行读写或者预充电操作 

A0-A12:位址输入引脚。行地址线为:A0-A12,列地址线为:A0-A9,分时复用。其中A10(=AP)在预充电命令中决定预充电模式。 

DQ0-DQ31:双向资料输入输出汇流排。 

DQS:使输入与输出资料与外部时钟同步(DQS0->DQ0-DQ7;   DQS1->DQ8-DQ15;    DQS2->DQ16-DQ23;    DQS3->DQ24-DQ31) 

DM0-DM3:输入资料遮罩。DM是在写入资料时的输入资料遮罩,当DM为高电平时写入资料过程中,输入资料将会被遮罩。其中DM0-3分别控制不同的输入资料线部分:DM0->DQ0-DQ7;   DM1->DQ8-DQ15;    DM2->DQ16-DQ23;    DM3->DQ24-DQ31。

VDD: 1.8V电压。

VDDQ:I/O供电引脚。单独给输出缓存提高经过杂讯滤波的电源。 

(V:VDD=3.3V & VDDQ=2.5V;U:VDD=2.5V & VDDQ=2.5V;W:VDD=2.5V & VDDQ=1.8V;S:VDD=1.8V & VDDQ=1.8V) 

VSS:接地引脚。 

VSSQ:I/O接地引脚。

NC:空引脚。




  • 1
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值