FPGA/Verilog 那些事儿
文章平均质量分 69
HiBaby1111
这个作者很懒,什么都没留下…
展开
-
解决on_chip_memory过小的问题,Niosii编译出现问题
一、Nios II 编译hello_world.c文件报错当学习NIOS II时,开发板上没有SRAM,没有Flash,存储采用的是片上存储器ON_CHIP_MEMORY时,便很容易出现错误由于楼主所用开发板是自制的FPGA最小系统,所以只能用芯片自带的片上存储,而楼主所用教材主要依据《NIOS II的那些事儿》楼主出现了下面图片所示错误,找了很多方法,都没有解决,直到在博客园看到了O原创 2012-03-29 16:12:06 · 3949 阅读 · 0 评论 -
【转载】Nios II 嵌入式系统硬件设计(三)之Flash控制器参数设置及硬件电路连接
呵呵,flash的时间设置一直没弄明白,看了这篇文章总算有所收获,转自:http://bbs.ednchina.com/BLOG_ARTICLE_182247.HTM Flash是非易失性存储器,可以在断电后保存程序或数据内容,相当于电脑的硬盘,而SDRAM则相当于电脑的内存,所以,nios开发板的flash和SDRAM器件基本是标配。 前几篇文章已经讲述了转载 2012-03-31 22:48:16 · 2865 阅读 · 0 评论 -
Nios II 嵌入式系统硬件设计(二)之SDRAM硬件设计
转自http://bbs.ednchina.com/BLOG_ARTICLE_182164.HTM S转载 2012-03-31 22:21:31 · 2844 阅读 · 0 评论 -
Nios II 嵌入式系统硬件设计(一)之SDRAM Controller参数设置
在学习SOPC的过程中遇到了两个问题,一直找不到好的资料,看了Nios II 嵌入式系统硬件设计(二)中有关flash 那几个时间参数的设计觉得挺不错的,就索性连Nios II 嵌入式系统硬件设计(一)也一起弄了过来,哈哈文章转自http://bbs.ednchina.com/BLOG_ARTICLE_182065.HTMSOPC通过SDRAM controller与板上的SDRA转载 2012-03-31 21:22:08 · 6496 阅读 · 0 评论 -
【FPGA黑金开发板】Verilog HDL那些事儿--串口模块(十一)
声明:本文为转载作品,版权归akuei2及黑金动力社区(http://www.heijin.org)共同所有,如需转载,请注明出处http://www.cnblogs.com/kingst/关于FPGA串口通信的问题,老实说看了好多资料,都没有找到满意的结果,直到在黑金动力论坛中看到这篇文章,一时竟有豁然开朗之感,老实说黑金写的文章这的很不错,本人在里面受益颇多,在此对黑金的工作人员表示致敬!转载 2012-05-31 17:23:07 · 30272 阅读 · 7 评论 -
【FPGA黑金开发板】NIOSII那些事儿--基于AVALON总线的IP定制(十七)
声明:本文为转载作品,版权归本博文作者所有,如需转载,请注明出处http://www.cnblogs.com/kingst/简介 NIOS II是一个建立在FPGA上的嵌入式软核处理器,除了可以根据需要任意添加已经提供的外设外,用户还可以通过定制用户逻辑外设和定制用户指令来实现各种应用要求。这节我们就来研究如何定制基于Avalon总线的用户外设。SOPC Bu转载 2012-05-31 18:51:00 · 10250 阅读 · 1 评论 -
在FPGA中嵌入8051核的详细方法与步骤
本文转自小桥流水的新浪博客,原文地址:http://blog.sina.com.cn/s/blog_52e8baa40100t52i.html首先声明:本文是在我的技术指导员的指导下由本人根据实践摸索而得的经验所原创,如有转载请注明作者及出处。 并且也敢大胆的说一句这也许是网络上最完整的最清晰最详细的在FPGA中嵌入51单片机内核的中文教程。不信你网上搜搜,反正当初我摸转载 2012-07-02 19:49:00 · 8511 阅读 · 4 评论