- 博客(0)
- 资源 (8)
- 收藏
- 关注
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)Quartus工程文件
鉴于上次传的只有Verilog代码,怕对于像半年前的我一样的初学者仍然会遇到很大困难,现特把本人课程设计的整个Quartus工程文件一并上传,希望有用。用时只需用Quartus打开工程文件即可编译运行,频率可达16M没问题
2010-07-26
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已验证)
FPGA实现DDS正弦波、方波、三角波发生器Verilog程序(已经在Altera的CycloneIII的DE0板子上试验成功验证),所有代码均在此txt文档里面,只不过里面调用了三个rom查找表(地址宽度10bit,数据宽度10bit)只需要你自己加进去就行了(Quartus里面有这个模块)。我的板子验证时能跑到16M,系统时钟最好选高一点,我选的是150M,呵呵
2010-07-26
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人