自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+

jeffchenbiao的记录

每天成长一小步

  • 博客(11)
  • 资源 (10)
  • 收藏
  • 关注

原创 奈奎斯特

奈奎斯特图是  对于一个连续时间的线性非时变系统,将其频率响应的增益及相位以极座标的方式绘出,常在控制系统或信号处理中使用,可以用来判断一个有回授的系统是否稳定,奈奎斯特图的命名是来自贝尔实验室的电子工程师哈里·奈奎斯特。奈奎斯特图上每一点都是对应一特定频率下的频率响应,该点相对于原点的角度表示相位,而和原点之间的距离表示增益,因此奈奎斯特图将振幅及相位的波德图综合在一张图中。一般

2012-05-31 20:54:35 12578

转载 FPGA学习的好网址,迫不及待的收藏了

1. OPENCORES.ORG这里提供非常多,非常好的PLD了内核,8051内核就可以在里面找到。进入后,选择project或者由http//www.opencores.org/browse.cgi/by_category进入。对于想了解这个行业动态人可以看看它的投票调查。http://www.opencores.org/polls.cgi/listOpenCores is a loose

2012-05-31 20:36:07 1352

转载 零点_极点

http://bbs.dianyuan.com/topic/150823其实完全可以通过以下简单的观念理解:但凡是遇到了低通滤波器,那么我们可以认为存在极点。但凡遇到高通滤波器,那么我们认为存在零点。所谓的补偿让系统稳定,其实就是通过设计滤波器的方法,控制系统带宽在负反馈的区域内。 请问电路中极点与零点的产生与影响电路中经常要对零极点进行补偿,想问,零点是由

2012-05-31 20:35:08 14111

转载 泰勒级数展开

11.5 泰勒级数及其应用11.5.1 泰勒级数的定义:若函数f(x)在点的某一临域内具有直到(n+1)阶导数,则在该邻域内f(x)的n阶泰勒公式为:其中:,称为拉格朗日余项。以上函数展开式称为泰勒级数。11.5.2 泰勒级数在幂级数展开中的作用:在泰勒公式中,取,得:这个级数称为麦克劳林级数。函数f(x)的麦克劳林级数是x的幂级数,那么这种展开是唯

2012-05-14 18:47:14 4049

转载 Makefile详解

Makefile详解作为一名编程爱好者不能不了解make,对于一个开源的软件来说,读懂make文件是阅读源码的第一步。下文是我在网络上找到的最让我满意的make讲解资料,每次阅读都会有很多收获,具体作者不详,我所获取的原文地址点我查看,在此感谢原作者,非常感谢!有知道原文地址的可以PM我,我添加上,以示对原作者的尊敬。正文如下:序编译时,编译器需要的是语法的正确,函数与变量的声

2012-05-12 21:30:45 429

原创 RC复位电路

看高电平有效还是低电平有效很简单啦。你看按键按下去之后RST是高还是低。左图按下去是高就是高有效,右边按下去是低就是低有效。顺带说下原理(左图为例):先不管按键,看上电复位的情况通电瞬间电容可以当短路(别问我为什么)所以RST脚为高电平。随着时间的飞逝(电容充电),稳定后VCC的电压实际上是加在电容上的。电容下极板也就是RST脚最终为0V。这样RST持续一段时间高电平后最终稳定在低电平

2012-05-10 21:50:35 2946

原创 verilog错误及解决方法

首先看错在第几行,为什么错,错误提示理解!Identifier must be declared with a port mode:   搞了半天,原来是testbench没有输入,而且testbench的参数用reg类型;

2012-05-10 20:58:15 9795 1

转载 NOR_FLASH & NAND_FLASH

NOR型和NAND型的比较NOR型和NAND型闪存器件的主要技术区别是他们存储单元的电路不同。NOR型电路由并联的存储晶体管组成,NOR型闪存 提供了一个直接的地址和数据接口,可以对存储单元随机存取(这对代码存储器很重要),读的速度快而且可靠。一个系统可以很容易从NOR 闪存启动。在某些应用里,一个小的映射存储器可以增加存取速度。在很多应用中,处理器可直接从NOR 闪存上启动。所以NOR 闪存

2012-05-09 16:39:47 446

转载 反论文抄袭检查,吼吼,终于找到了

现在提供论文检测的机构主要来源于三大中文期刊数据库,即中国知网论文检测系统,万方论文相似性检测系统,维普通达检测系统。现在应用较多的是中国知网和万方的检测系统,但是两者都不是免费的,只有维普通达注册后可以免费检测三次。介于此考虑,我在网上收集了一下,提供免费检测论文的几个网站。虽然与权威检测机构的检测结果不一定完全一致,但肯定对论文的修改是有一定帮助的。1 维普通达检测系统http:/

2012-05-08 16:13:10 1506

原创 单极放大器

今天是2012年5月1日,第二个礼拜CMOS模拟集成,感觉老师讲的有点慢,另外自己先学习了还是很有好处的,听的很有效率。老师虽然讲的有点慢,但有的东西还是很实用的。I(1/4f)=CVGaAs几乎绝缘,所以噪声控制好,不像CMOS衬底有串扰电流。逆向一般只适用于模拟,数字电路太大了,逆向后改下工艺线宽是很好的避免专利纠纷的方法。f=1/sqr(LC),可以用

2012-05-01 16:15:33 1146

原创 unity问题解决

寒假捣鼓3D把Unity弄坏了,怎么还原不好,unity --reset没用,今天终于把心头一个结搞定了,建了个新账号,把原来的删了,然后再建和原来名字一样的账号;终于折腾好了,Uuntu下多个账户只有文件是独立的,软件还是共享的,还是不错的。

2012-05-01 13:18:50 537

信息论与编码

一共300多页全英文原稿,搞通信编码的可以看看,绝对是经典中的经典;国外老教授手写原稿。通信编码领域。

2012-03-14

MP3的verilog硬件实现_完整工程

非常非常难得,可以说网上都没有;这是我花了非常大的力气找到的,MP3的verilog硬件实现_完整工程;可以在ISE综合生成下载文件。还有说明文档。

2012-03-08

FIFO的verilog代码

FIFO的verilog代码,数字设计必会! 包含了测试模块。 居家毕设,必备良药!

2011-12-14

数字集成电路期末考试试卷

数字集成电路期末考试试卷 ,数字集成电路考试前必看

2011-12-13

嵌入式系统的C 程序设计

嵌入式系统的C 程序设计;嵌入式技术越来越重要,而C语言又是非常通用的语言

2011-12-13

MP3音频解码器的FPGA原型芯片设计与实现_毕业论文.pdf

MP3音频解码器的FPGA原型芯片设计与实现_合肥工业大学_硕士毕业论文.pdf

2011-12-13

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除