LAB 3

实验3:
a. 内容:设计一个0-17计数器,当计数值为17时,输出OV为1,其他输 出为0。
步骤:新建项目和BDF文件,保持项目名称和顶层设计名称相同;编写verilog代码创建计数器模块,并为其创建符号;在BDF文件中调用创建的符号,完成电路设计;观察RTL视图以及计数器模块内部电路结构;根据手册分配管脚,不用的管脚设置为三态,进行编译;创建VWF文件,利用Node Finder添加观测信息,设置时钟激励进行仿真;新建SignalTap文件并加入到工程文件中,添加采样时钟和待观察数据信号,重新编译和下载;分析数据的正确性。
0-17计数器代码
BDF文件
RTL视图
计数器内部电路结构
结果:VWF文件中观察波形仿真后的结果会发现有毛刺,是因为相邻计数值之间发生了不止一位的数值变化,发生竞争冒险现象;而且当计数值为17时,输出OV变为1。
VWF仿真结果
signal tap仿真结果

b. 内容:设计一个0-17计数器,当计数值为0-8时,输出OV为0;计数值为9-17时,输出OV为1。
步骤:新建项目和BDF文件,保持项目名称和顶层设计名称相同;编写verilog代码创建计数器模块,并为其创建符号;在BDF文件中调用创建的符号,完成电路设计;观察RTL视图以及计数器模块内部电路结构;根据手册分配管脚,不用的管脚设置为三态,进行编译;创建VWF文件,利用Node Finder添加观测信息,设置时钟激励并进行仿真;新建SignalTap文件并加入到工程文件中,添加采样时钟和待观察数据信号,重新编译和下载;分析数据的正确性。
0-17计数器代码
BDF文件
RTL视图
计数器内部电路结构
结果:VWF文件中观察波形仿真后的结果会发现有毛刺,是因为相邻计数值之间发生了不止一位的数值变化,发生竞争冒险现象;如果时钟设置为50MHZ,将输出OV外接一个LED灯,那么会发现LED灯会隔一段时间就亮一次,亮灭交替。
VWF仿真结果
signal tap仿真结果

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值