FPGA
轲积
电子工程师
展开
-
基于Quartus II 的数字滤波器设计(FIR Compiler IP核)
基于Quartus II 的数字滤波器设计(FIR Compiler IP核)摘要 针对模拟滤波器设计困难,不灵活的问题,提出使用FPGA设计高性能数字滤波器方案,使用MATLAB中APP(FDATOOL)设计滤波器系数,Python设计仿真波形输入,Quartus完成RTL的硬件设计,经证相较于模拟滤波而言,性能指标更高,设计更灵活。引言 随着时代的高速发展,数字电路的集成化越来越高,数字滤波器因其灵活性和低功耗,逐渐代替模拟滤波器,FPGA因为其并行和灵活的特点与数字滤波器相符合,所以原创 2020-06-14 21:35:04 · 12039 阅读 · 9 评论 -
Vivado中FIRl IP核滤波器设计
摘要主要是通过Vivado的Fir compiler IP核进行数字滤波器的设计,使用者是要提供相应的指标就可以进行高性能的数字滤波器设计。使用工具:Vivado 、MATLAB Fdatool 、MATLAB(Python)。抽头系数的生成第一步是使用MATLAB中Fdatool工具对滤波器进行设计![打开FDATOOL](https://img-blog.csdnimg.cn/202...原创 2020-02-19 13:41:52 · 8867 阅读 · 4 评论