自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 资源 (1)
  • 收藏
  • 关注

原创 关于ATS作业———利用LABWINDOWS/CVI显示波形并测量幅度、频率

ATS作业分析———利用LABWINDOWS/CVI显示波形并测量幅度、频率0 题目与题目分析设计带有波形显示和幅度,频率测量的测试应用程序。要求波形数据和测量数据来自uvats。提交测试后截图,波形显示代码截图,测量代码截图。分析:题目要求实现三个功能——波形显示、幅度测量和频率测量,其中波形、幅度和频率都来自于DSO.所以我们需要通过VISA接口,用指令的方式从仪器获取相关的数据。由于需要通过GUI显示结果,前端我们需要Graph控件、Message控件和Button控件,分别用于显示波形,显

2020-05-13 20:29:50 2329 2

原创 关于卡尔曼滤波的原理

如题,分享一下自己整理的对卡尔曼滤波原理的介绍。

2020-04-05 15:38:10 946 4

原创 FPGA应用笔记——除法器

FPGA应用笔记(一)——除法器文章目录FPGA应用笔记(一)——除法器0.除法器简介1.除法器的设计1.1 需求分析1.2 算法设计1.3 时序设计2. 基于Verilog HDL的实现3. 基于Vivado HLx的仿真结果4. 注意事项0.除法器简介​ FPGA可以实现几乎所有的数字逻辑和时序,FPGA的速度很快,但是如果在用Verilog HDL编程时,把其加减乘除当作给STM32...

2020-01-10 22:30:50 5255

维纳滤波与卡尔曼滤波.pdf

维纳滤波与卡尔曼滤波.pdf

2021-10-29

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除