自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 收藏
  • 关注

原创 Quartus Prime pro17.1 & ModelSim-Intel FPGA 10.5c 仿真

Quartus Prime pro17.1 & ModelSim-Intel FPGA 10.5c 仿真之前所用到的quartus是15.0版本的,可以在软件内配置好testbench后直接点击“Run Function simulation”以运行ModelSim进行功能仿真(即前仿真),但这次在使用pro17.1版本时遇到了一些问题,现将问题情况以及解决过程和方法记录如下。两种常规方法及所遇到的问题1.https://blog.csdn.net/qq_41612661/article/de

2021-07-09 16:04:24 1348

原创 ModelSim10.5c仿真详细过程

ModelSim10.5c仿真详细过程记录在学习使用QuartusPrime pro17.1时,发现仿真过程和低版本软件有所不同,查阅许多资料后了解到可以舍弃直接用Quartus调用ModelSim进行联合调试的方法,改为直接从ModelSim中打开testbench文件进行仿真调试,现将学习过程记录如下。参考:Modelsim超级详细教程 手把手教一看就会先建立一个library工作库,命名为work,方法:File-new-library.(只在第一次创建时需要这一步,如果左下方

2021-07-09 15:34:17 1877

原创 使用Verilog语言生成7位伪随机码

7位伪随机码的生成

2021-03-09 17:07:11 2581

原创 Verilog语言生成4位伪随机码

使用Verilog语言生成4位伪随机码

2021-03-05 20:56:37 2711 1

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除