lightninghenry
致力于雷达信号与信息处理算法的设计与实现
展开
-
使用MATLAB部署脉冲多普勒雷达目标检测功能到XILINX RFSoC芯片
检测图显示了二维恒定虚警率 (CFAR) 检测和基于密度的应用空间聚类的结果,其中噪声聚类 (DBSCAN) 对距离多普勒响应进行聚类,以提取不同的目标及其估计范围和速度。该子系统通过图0接口中的ADC 0接收发送信号,并根据您设置的配置模拟目标的距离延迟、多普勒频移和自由空间路径损耗。实现了对运动目标(通过系统内置的目标仿真器仿真得到)的距离和速度估计。在本例中,设计任务是在 Simulink 中对由发射器、接收器和雷达目标仿真器组成的完整距离多普勒处理系统进行建模,并在 RFSoC 设备上实现该系统。翻译 2023-10-21 13:00:34 · 317 阅读 · 0 评论 -
RFSoC全面解析(八)—— ZCU111 RFSoC评估工具的上位机界面
下面的内容的参考文献为:XILINX公司文档UG1287。XILINX公司提供了一个RFSoC的ADC/DAC性能的评估工具或者叫评估系统,这个文档就是讲如何使用这个评估工具的。整个评估系统总的框图如上图所示,评估系统由上位机、ZCU111开发板、子卡以及网线、射频线缆组成。ZCU111开发板内主要使用的RFSoC外设为时钟驱动和DDR4,RFSoC的PS部分和PL部分都使用了。PS部分发挥的功能为通过网口与上位机通信,通过IIC总线控制时钟驱动芯片以及数据流控制等;PL部分发挥的功能为原创 2021-01-07 17:38:48 · 3353 阅读 · 2 评论 -
RFSoC全面解析(七)—— ZCU111 RFSoC射频数据转换器评估工具快速启用指南
XINLIN公司为ZCU111开发板提供了一套评估工具,在WIKI论坛上有几篇文章来描述怎么使用这个评估工具,以下内容是准备步骤的简单翻译。主要步骤我标记为了红色,方便大家快速上手。红色字是我加的,不是原文中的。目录修订历史 特征矩阵表 概述 要求 硬件 设计工具和软件 下载、安装和许可 ZCU111包装位置 设计文件 two thousand and eighteen point three two thousand and nineteen point.翻译 2021-01-06 10:42:10 · 3314 阅读 · 2 评论 -
RFSoC全面解析(六)—— ZCU111开发板的时钟网络
要想让RFSoC芯片工作起来,必须先供给时钟信号,ZCU111开发板的时钟网络较为复杂,所以我们专门用一期来讲时钟,工程建立下期再讲。首先看硬件,ZCU111开发板有几种不同的时钟供给网络:目录1. 48MHz晶振 + SI5341B时钟芯片2. 可编程晶振SI5703. SMA接头外部输入MGT时钟4. SI5382A SFP28 Clock Recovery5. ADC/DAC采样时钟1. 48MHz晶振 + SI5341B时钟芯片SI5341B时钟芯片会产生原创 2021-01-06 09:16:44 · 2427 阅读 · 1 评论 -
XILINX RFSoC全面解析(五)—— Zynq UItrascale+ RF Data Converter IP核详解
这期我们来看看RFSoC独有的IP核——Zynq UItrascale+ RF Data Converter如何使用。我使用的VIVADO版本是2018.3,这个是最低版本,要开发RFSoC,VIVADO版本必须不低于2018.3。另外电脑配置也需要很高,64位,8核@3.4GHz CPU,16GB内存,固态硬盘基本就是低配,跑起来很勉强。建议有条件的朋友使用工作站或者服务器。首先在VIVADO中新建一个工程,因为我使用的是xilinx官方的开发板,所以可以直接设定选board就行。在I原创 2020-12-02 17:34:45 · 7167 阅读 · 3 评论 -
RFSoC全面解析(四)——ADC+预处理的功能
本期介绍下芯片内部射频ADC及其预处理硬核。RFSoC芯片的总体功能结构如下图所示,DAC前面有上变频模块,ADC后面有下变频模块。在vivado中设计的时候,ADC、DAC和预处理是在一个IP核中完成的,即下图中的。。。。RF Data Converter。IP核下期讲解,本期先看下他们的硬件结构,下面这张图把ADC的链路展开了,可以看到下变频模块中的NCO,以及正交变化。预处理的详细功能指标如下:最后是IP核的overview:这些路ADC和DAC是可以单独使原创 2020-10-20 20:19:43 · 4150 阅读 · 6 评论 -
RFSoC全面解析(三)——射频直采ADC的引脚
在之前的文章我们已经提到了ADC的指标,RFSOC:XCZU28DR-2FFVG1517E芯片中一共有8路射频直采的ADC,采样率均可达到4.096GSPS,位宽12bit,详见RFSoC全面解析(一)。先看芯片,ADC引脚分布在4个bank中,每个bank有2个通道,每个bank中还有一路ADC专用的时钟。下图是XCZU28DR-2FFVG1517芯片特殊引脚的一个分布情况。下图是芯片除了电源地以外的的所有pin脚分布,射频ADC和DAC的pin脚位于芯片的左侧。再看开发板原创 2020-10-13 14:48:50 · 8545 阅读 · 1 评论 -
RFSoC全面解析(二)——ZCU111开发板介绍
话不多说,先上开发板实物图,图片看着显小,实物和A4纸差不多大。全套东西如下:上图右下角有个射频接口板,是和ZCU111的RFMC接口对插的。插好后实物图如下:开发板的说明文档见UG1271,可从XILINX官网下载。...原创 2020-09-27 17:30:09 · 8166 阅读 · 1 评论 -
XILINX RFSoC全面解析(一)——芯片介绍
受限于摩尔定律与安迪-比尔定律的失效,半导体行业不得不另辟蹊径来发展芯片,XILINX公司的UltraScale++ ZYNQ系列的RFSoC芯片就是一款典型的代表,这款芯片将射频ADC、DAC、ARM、FPGA等集于一体。这是目前芯片行业的主流,大家都在做这种异构芯片。为什么要做异构芯片?首先非异构的芯片已经快发展到顶了,比如CPU,现在主频上不去了,16核再往上加也很难了,所以你必须重新开辟发展道路。其次就是异构芯片还挺有市场,很多应用场合都希望小型化低功耗,以前用一块电路板能完成的事情现在最好原创 2020-09-24 22:37:54 · 20559 阅读 · 15 评论