自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 资源 (15)
  • 收藏
  • 关注

原创 truestudio eclipse 调试时找不到源文件的解决办法

   truestudio是一个基于eclipse 的集成开发环境,本问题也可能出现在某些版本的eclipse中。在使用truestudio调试代码时,如果项目源文件存在中文路径目录,则在进入调试时会出现如下显示 Can't find a source file at "E:\Project\\262\342\312\324\304\277\302\2741\\260\345\...

2019-02-21 13:45:09 2484

原创 Eclipse 中的多线程编译——如何成倍提升Gcc编译器的编译速度

使用Eclipse C/C++开发需要用到CDT插件。在默认情况下,Eclipse使用单线程编译工程。这使得编译效率十分低下。但是我们可以通过设置项目属性,使工程的编译效率大大提升。设置步骤:1.右键一个工程,点击最后一项“Properties”2.在Properties 弹出的新窗口的左侧菜单中选择 “C/C++ Builder”3.在C/C++ Builder右侧的子菜单中...

2019-02-21 13:32:00 2887

原创 powermill 模型显示精度问题

powermill里导入模型就会发生一些奇异的变化,很多弧形的部分都会变成不规则的多边形,越是细小的地方变异越大,甚至会变成不规则的三角形。类似如下情况。这是由于模型显示精度问题。设置阴影公差从默认0.1为0.001即可...

2019-02-19 09:24:27 7496 1

Verilog HDL教程

Verilog HDL教程Verilog HDL教程Verilog HDL教程

2009-11-02

Verilog逻辑仿真(3). Verilog逻辑仿真(3).

Verilog逻辑仿真(3).Verilog逻辑仿真(3).Verilog逻辑仿真(3).

2009-11-02

Verilog逻辑仿真(2) Verilog逻辑仿真(2).

Verilog逻辑仿真(2).Verilog逻辑仿真(2).Verilog逻辑仿真(2).

2009-11-02

Verilog逻辑仿真 Verilog逻辑仿真

Verilog逻辑仿真Verilog逻辑仿真Verilog逻辑仿真Verilog逻辑仿真

2009-11-02

很详细的入门文章 FPGA_SOPC_starter

很详细的入门文章 FPGA_SOPC_starter很详细的入门文章 FPGA_SOPC_starter很详细的入门文章 FPGA_SOPC_starter很详细的入门文章 FPGA_SOPC_starter

2009-11-02

华为FPGA设计流程指南

华为FPGA设计流程指南华为FPGA设计流程指南华为FPGA设计流程指南华为FPGA设计流程指南

2009-11-02

Verilog入门~~~~~~~~~~~~~~~~~~~~

Verilog入门Verilog入门Verilog入门Verilog入门Verilog入门Verilog入门Verilog入门

2009-11-02

大型设计中FPGA 的多时钟设计策略

大型设计中FPGA 的多时钟设计策略~~~~~~~~~~~~

2009-11-02

高级FPGA教学实验指导书-逻辑设计部分

高级FPGA教学实验指导书-逻辑设计部分

2009-11-02

fpga经验谈~~~~~~~~~~~~

fpga经验谈~~~~~~~~~~~~~~~~~~~~~

2009-11-02

DSP学习必看的论坛精华

DSP学习必看的论坛精华,电子书,CHM

2009-11-02

ICCAVR教程/AVR

ICCAVR教程~~~要用的下~~~~~

2009-02-09

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除