自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(4)
  • 收藏
  • 关注

原创 基于 XDMA 的 PCIe 通信实验

Number of DMA Read Channel(H2C)和Number of DMA Write Channel(C2H)通道数,对于PCIE2.0 来说最大只能选择 2,也就是 XDMA 可以提供最多两个独立的写通道和两个独立的读通道,独立的通道对于实际应用中有很大的作用,在带宽允许的前提前,一个PCIE 可以实现多种不同的传输功能,并且互不影响。目前PCIe 链路可以支持1、2、4、8、12、16 和32 个Lane,即×1、×2、×4、×8、×12、×16 和×32 宽度的PCIe 链路。

2024-01-22 17:06:42 1886

原创 Aurora

Aurora 是一个用于在点对点串行链路间移动数据的可扩展轻量级链路层协议,其可为物理层提供透明接口,让专有协议或业界标准协议上层能方便地使用高速收发器。虽然使用的逻辑资源非常少,但 Aurora 能提供低延迟高带宽和高度可配置的特性集。Aurora 协议具体阐述了数据信息在通道上的传输流程,一般情况下,一个通道有好几条数据链路,每一条链路都可以进行全双工的通信。通道两端的设备被称为通道对。Aurora通信协议支持用户自定义控制逻辑接口,可以与用户自定义的应用程序进行通信。其中 Aurora。

2024-01-22 15:47:22 2364

原创 AD9361收数 LVDS接口

用状态机,定义frame_cnt记八个数,表示传I1高,Q1高,I1低,Q1低,将rx_data_frame 转成I1,Q1,I2,Q2四路数据。差分RX_FRAME转单端后,I2高,Q2高,I2低,Q2低。编写Verilog代码如下。

2023-11-02 17:20:40 212

原创 ZYNQ PS端lwip httpd开发记录

器件选型:xc7z020clg484-2开发环境:Vivado2018.3;参考资料:(1)(2)(3)

2023-10-26 10:59:48 483 2

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除