自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 资源 (11)
  • 收藏
  • 关注

原创 ESP32逻辑分析仪的使用

买了一个逻辑分析仪来调试ESP32然后打开其软件(注意接硬件的时候有两个地的插口,接单数号行的GND即可)写了一个调试代码之后得到了如图的结果,证明成功注意一定要分清硬件连接接口,刚开始使用逻辑分析仪的时候,由于搞错了GND的端口,结果直接导致USB涌电短路,ESP32直接发烫,差点搞得ESP32板子烧毁。以下是安装教程:如果自动安装驱动没有成功:下边教程是手动安装驱动方法:以WIN7系统为例:1.鼠标右键点击“计算机”,选择“管理”(或设备管理器)...

2022-03-07 21:23:00 897

原创 ESP32&VSCODE小白菜入门1

基于软件Platform IO&硬件GOOUUU-ESP32的开发下载环境就不说了,大家可以参考这个up:b站视频:​​​​​​ESP32超详细教程-使用VSCode(基于Arduino框架)_哔哩哔哩_bilibiliup主个人主页:ESP32使用与环境配置介绍 | Homepea's Blog这里主要说一些和up操作中不太一样或者需要补充的问题。1、查看端口设置2、下载时遇到的问题网络代理:Error: HTTPSConnectionPool(host='ap

2022-03-06 16:17:51 3141

原创 FPGA的UART 设计

关于上FPGA的UART的调试课程这回事,感觉这学期开了Verilog之后代码已经深深融入菜春春的血液中,在学期结束后我会总结这学期一整个学习过程和博客,如果想求完整工程的请见我网页资料下载(让孩子赚点积分),因为下学期还要学习在FPGA上搭建CPU(俊良哥哥yyds),所以博客有可能会一直更新。思路&原理&代码&仿真原理:1、FIFO仿真理解:观察输入和输出,可以得到:2、整体URAT数据原理:RX取位置的时候在中间取位置。TX发送的时候在边..

2021-06-21 22:37:54 489 1

stm32f4-示波器.rar

使用STM32QUBEMX的基于HAL库的示波器,stm32主板使用f407ZG并且搭载了TFT的屏幕配置。电赛前第一个完成的小项目,主要功能是adc进行数据采集,打印波形,然后dac通过dma将其二分之一输出,由于dma代码问题可能在dac以数组形式发数时产生较大毛刺。有朋友要是有好的解决办法球球告诉我。

2022-03-03

2021电子设计大赛H题报告(虽然名字还是2019)

嗯嗯没叙述,下了功夫的。

2022-02-25

STM32常用模块代码,HAL库。

全是电赛时候的心血和泪,希望学弟学妹少走弯路。

2022-02-25

2020年全国电子设计大赛H题源代码(STM32QUBE MX&STM32F407)

2020年全国电子设计大赛H题源代码(获得山东省省一),使用STM32QUBEMX进行配置,硬件使用STM32F407正点原子探索者4.3寸电容屏。

2022-02-25

2020工图合集.zip

CAD的三维dwg原格式,内容包括山东大学校门,吉他,地球仪,老爷车,玻璃心,足球,绳结,五角星,篮球等,均含有三视图。

2021-06-22

山东大学青岛校区校门.stl

用于3D打印,去年自己用CAD制作的三维山东大学青岛校区校门,包括真实比例,校标和山东大学的字。

2021-06-22

信号与系统思维导图.zip

使用xmind制作,包含原文件(可修改)

2021-06-21

STM32F103官方固件库与手册(标准库).rar

包括中文英文资料

2021-06-21

傅里叶级数展开app.mlapp

一个matlab的小app,可以实现方波傅里叶级数分解,可调周期,占空比,展开级数,同时有频谱,可观察吉布斯现象。

2021-05-18

利用vivado实现FPGA的数字时钟.zip

在xilinx板子上实现,有闹钟和时钟的时分秒设置,以及最终闹铃的alarm输出。 利用三个子模块alarm,clock,control,以及一个顶模块实现,包含代码说明,实验报告和实现视频。

2021-05-17

利用vivado编写FAGA的UART.zip

利用vivado在xilinx的板子上实现,能够实现有无奇偶校验位,stop位数可调,数据位数可调,RX错误验证可调等功能,包含解说实验报告和代码解说。

2021-05-17

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除