- 博客(7)
- 收藏
- 关注
原创 绘制电路原理图的注意事项(让图纸更专业、更可靠、更可生产)
本文介绍了电路图设计的四个关键要点,以提升图纸的规范性和实用性:1)精确标注器件参数和网络特性,确保信号完整性和选型准确;2)增强可维护性,明确处理未用引脚、规范调试接口并预留测试点;3)统一符号规则、合理管理位号并添加结构化设计说明;4)协同PCB设计,标注物理布局要求、备选型号和特殊封装处理方式。这些规范能显著提高设计效率,减少生产调试中的问题。
2025-06-04 14:52:27
1131
原创 Verilog中的三段式状态机
机分为三个主要阶段:状态寄存器阶段(State Register):这个状阶段没有什么含金量,简单说就是只干了一件事,让当前状态变成下一个状态。状态转移逻辑阶段(State Transition Logic):这一阶段其实就是再说我们的下一状态,是切换到哪个状态。代码内容就是如果这个条件来了,就切换到这个状态,如果哪个条件来了,就切换到那个状态。输出逻辑阶段(Output Logic):这一阶段是状态机的核心,内容是说明状态机的输出,讲明白每个状态是干嘛的。
2025-02-10 17:07:02
1998
原创 串口通信与FPGA
一、什么是串口(UART)?二、UART的工作原理三、UART的基本连接四、配置和使用UART五、UART模块的Verilog实现
2024-12-25 17:02:01
1161
原创 函数的例化
在 Verilog 中,函数的例化(Instantiation) 是一个常见的操作,用于在设计中调用已定义的模块或函数。实例化主要分为函数实例化和模块实例化,函数实例化(Function Instantiation):在 Verilog 中,函数的实例化通常是通过直接调用函数名来完成的。在实例化函数时,并没有像模块那样使用模块实例化语法。你只需要通过函数名来调用函数,并为它提供参数。模块实例化(Module Instantiation):对于模块的实例化,则需要明确指定实例名称和模块名称的顺序。
2024-12-25 10:25:52
230
原创 高速电路中电容的选型和应用
高速电路中电容的选型和应用电容的作用一:退耦电容(去耦电容)——电荷缓冲池电容的作用二:滤波电容——高频噪声的重要泄放通路电容的作用三:耦合电容——实现交流耦合
2024-01-22 17:38:07
1686
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人
RSS订阅
3