- 博客(1)
- 收藏
- 关注
原创 使用ego1的xadc采集心电模块的输出并用vga显示
最近刚做完学校的实验,记录一下自己的实验过程,也可以给需要的朋友一个参考,不对之处欢迎指正。XADC:fpga内部IP核XADC可以将0-1V的模拟电压信号转化为12位的数字电压信号,存储在DO[15:0]口的高12位上,转化速率为1MSPS的ADC(模数转换器)。XADC中文全称应该是“Xilinx模拟混合信号模块”,是FPGA中的一个硬核。在7系列FPGA中,XADC提供了DRP和JTAG接口,用于访问XADC的状态和控制寄存器。XADC默认差分模式,若使用单端模式,请将XADC的IP核配置
2021-11-02 23:26:17
8729
60
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人