DJ4 组合逻辑电路与138译码器

一、关于组合逻辑电路的概述

1. 特点

  •  组合逻辑电路是用各种门电路组成的,用于实现某种功能的复杂逻辑电路。
  • 某一时刻的输出状态仅由该时刻电路的输入信号决定,而与该电路在此输入信号之前所具有的状态无关。 

2. 缺点

  • 输出、输入之间没有反馈延迟通路。
  • 电路中不含记忆单元。

组合逻辑电路没有的时序逻辑电路都有。

二、组合逻辑电路的分析方法

1. 目的

对一个已知的逻辑电路,找出其输出与输入之间的逻辑关系,用逻辑函数描述它的工作,评定它的逻辑功能。  

逻辑函数又称逻辑表达式。

2. 步骤

  • 根据给定的逻辑电路图,写出逻辑表达式
  • 化简逻辑表达式 —— 我们不作要求
  • 根据化简以后的逻辑表达式列出真值表
  • 分析该电路所具有的逻辑功能

3. 例题

三、译码器

1. 基本定义

  • 译码:是指将某二进制代码翻译成电路的某种状态。
  • 译码器:把具有译码功能的电路称为译码器。

2. 二进制译码器的作用


由排列组合知识可知,n个输入,每个输入有0和1两种选择,一共有2^n种组合方式。同时,由于我们要求一种输入组合只能指示一种电路状态,因此2^n种组合将会被译成2^n种电路状态。


  • 译码器的输入:一组二进制代码
  • 译码器的输出:一组高低电平信号

0和1与高低电平之间的对应是由设计者决定的。

3. 常用类型

  • 2 线—4 线译码器           型号:  74LS139
  • 3 线—8 线译码器           型号:  74LS138
  • 4 线—16 线译码器         型号:  74LS154

设计好的组合逻辑电路将会被封装到芯片当中,型号就是对应的芯片的名称。

四、集成3-8译码器 74LS138(重点)

1. 138译码器结构


 

把这个翻过来看就与图示结构一致了。


图上的管脚名字是可以随便取的,但是对应位置的功能是固定的。此外,不管图上有没有画出非门,138译码器采用的都是负逻辑。

一个比较水的结构图:

2. 主要管脚及其功能

(1)使能端EN

(2)输入端与输出端

138译码器共有3个输入、8个输出。

由真值表可知,138译码器选择的是负逻辑,即用“0”指示事件发生。

3. 138译码器的组合逻辑电路

1与其它的任何进行与运算都不会对结果造成影响。

  • 1
    点赞
  • 14
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值