3.3V转5V逻辑转换电路常见问题

作者分享了在制作3.3V转5V逻辑转换电路时遇到的问题,涉及MOS管工作原理、二极管影响、输入信号失真和阻抗匹配。最终通过调整上拉电阻解决了问题,提醒读者注意电路设计中的阻抗匹配细节。
摘要由CSDN通过智能技术生成

        最近手搓了一个3.3转5v的一个逻辑转换电路,灵感来源于一位博主的文章,文章内容说的很好,但是在我实际搭建电路的过程中效果很不理想,下面我就来唠唠我实践的一个完整过程。

        首先最基本的一个逻辑转换电路就是用到一个mos管的开关特性来实现逻辑电平的转换过程,大家也都知道mos是给一个大于阈值电压的栅压来实现导通,在mos管漏极接一个5V上拉网络即可构成一个逻辑转换电路。

        以上就是最基本的一个逻辑转换电路,以及模拟仿真的波形,绿色方波代表输入的脉冲信号,红色代表转换过后的脉冲信号,由仿真波形可以很好看出当输入电压在3.3v的时候输出电压可以很好的被抬到5v左右,一切看似都符合预期的发展,下面就到了实际搭建电路环节。

        这里我犯了一个很低级的错误是接了一个发光二极管,我们知道二极管是有一个导通压降的,所以在我用示波器打出波形的时候发现输出高电平只有4v左右,这是因为二极管把我的电压钳位在了4v左右,所以我就把二极管给短接,继续用示波器来打出仿真波形。

这里大家可以发现我设置的纵向格表示每格2v电压,所以最高输出电压能达到5v左右,但是输出的低电压在4v左右,这就很奇怪,于是我就想到了mos管选型的问题,我选的mos阈值电压在1.4到2.5之间,可能是因为在输入低电平信号时Vgs小于mos的阈值电压所以导致管子没有完全的打开,所以我又换了一个mos阈值电压在0.7-1.4之间,但是输出的脉冲信号还是如此,于是我就在电路正常接线并且通电的情况下去测输入信号的脉冲波形,发现输入信号波形出现失真现象。

 

图一是正常输入脉冲的波形(在接入5v信号时测得),图二是失真的输入波形(在接入5v信号时测得),从测量波形中可以看出是5v信号把我们正常的脉冲波形往上抬高了,于是我就从阻抗匹配的问题入手,因为右图中的信息我们可以得出我所选用的mos管对信号源的吸收能力太差导致mos不能完全打开,简而言之就是mos的输入阻抗很大,上拉网络电阻又很小,所以出现阻抗不匹配的问题才导致我的输入输出波形被强制抬高,这里所要做的处理就是把5v上拉电阻给加大,我从原来的500Ω加到10kΩ得出的波形就趋近与正常。

        所以大家在试过其他方法之后还是不行就应该考虑阻抗匹配的问题,这是一个很细致而在平时学习和操作中所不会经常考虑的问题,希望我本次解决问题的思路能给大家提供到一点帮助,大家有什么跟新奇的想法也可以在评论区聊聊。

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值