一些电子知识总结

1、电路的各输入端不能直接与高于5.5V或低于-0.5V的低内阻电源连接。因为低内阻电源能提供较大电流,会由于过流而烧坏电路。

2、加入上拉或下拉电阻后,可以大大减少总线受噪声的干扰,使总线工作在所有三态总线驱动器全部处在三态时,也不会被悬浮起来的状态。

3、低阻终端有利于减少噪声、减少瞬时扰动、减少过冲和串扰,低阻终端还可以更快地将信号传至接收终端,然而却加大了功耗。

4、ECL电路一般用于驱动传输线,因此通常设计成射极开路输出的形式。此时,传输线的终端匹配电阻RL即为输出负载。

5、ECL电路的功耗基本上不随频率而变化,关于这一点在高频领域是非常重要的。

6、ECL电路的主要缺点是直流功耗大,可以说,ECL电路开关速度的提高是以牺牲功耗换取的。

7、要知道在系统上复用模块节省的面积远比在代码上小打小闹来的实惠得多。

8、由于CMOS电路通常驱动能力较弱,所以必须先进行TTL转换后再驱动ECL转换芯片。

9、锗材料的温度敏感性很好,其稳定性远远不如硅材料。

10、为了提高信噪比,RS-232C总线标准不得不采用比较大的电压摆幅。

11、由于电荷泵转换器不使用电感器,因此其辐射EMI可以忽略。

12、只有相同发光电压的发光二极管才可以并联使用,且不同颜色的发光电压一般不同。

13、平衡放大器有2个优点:

(1)如果两个放大器中有一个坏了,另一个仍然可以工作,但是性能将有所降低。经常用于要求高可靠性和具有容错能力的环境中。

(2)平衡放大器能比普通的放大器提供更好的匹配。因为它们的泄露很少,这就意味着有更好的性能。

14、如果阻带不允许射频能量通过,这些能量将发生什么情况呢?它转化为热量。

15、所有的振荡器都会是有源器件。

16、无线系统的带宽越宽(即频率范围越大),在一定时间内所承载的数据就越多,所以数据速率就越高。

17、如今有两种阻抗匹配标准:射频用50欧姆和视频用75欧姆。

18、阻抗匹配电路有很多种,但是它们的目的相同:将某些射频器件的阻抗变为50欧姆。

19、“去耦”是指去掉联系,一般去耦电容多用一个容量大的和一个容量小的电容并联在电源正、负极。去耦电容的作用是为了消除各电路因使用同一个电源相互之间产生的影响。

20、与满幅值的输出电压相比,地弹电压VGND通常很小。虽然它不会严重地削弱发送信号,却严重干扰了接收。

21、大多数示波器采用的探头都是10pF的输入电容和3~6in长的接地引线。这是由综合了信号完整性的多种因素而设计的。

22、对于PCB设计而言,最重要的数据是线宽与对地高度的比值。

23、对于任何电路,减小电阻阻值将消耗更多的功率,同时也减少了下降时间。

24、偏置电阻上的功耗通常高于驱动电路,所以,比起烧坏逻辑门电路,我们应该更担心烧坏电路本身。

25、如果逻辑电路在较慢的速度下工作,为了消去竞争冒险,可以在输出端并联一个电容,取值在4~20pF之间。

26、在往寄存器中寄存数据或代码之前,必须先将寄存器清零,否则有可能出错。

27、TTL门电路约有5pF的输入电容,由于电容的充、放电过程,将增加电路的损耗。对于TTL门电路来说,静态功耗是主要的。

28、SBD的导电机构是多数载流子,因而电荷存储效应很小,正是利用这一点可以应用于TTL电路中作为钳位,抵抗BJT的过饱和,以此来提高TTL的工作速度。

29、实际上,由于二极管的正向充电电流远大于反向放电电流,因此,反向恢复时间大于正向导通时间。

30、一般来说,在低频(<1MHz)场合中广泛使用有源Filter;而在高频场合,由于集成运放带宽的限制,一般采用无源Filter。

31、不要错误地认为高速系统中需要考虑的关键问题是频率,实际上,信号的上升时间才是最关键的因素,从下图可以看出,

               我的一些电子知识总结(3) - 紫藤 - 紫藤的博客

从这个图可以看出,这里方波和余弦波尽管频率相同,但是它们的上升时间大不相同,即信号的瞬变程度也是不同的,上升时间直接决定了du(t)/dt和di(t)/dt。

评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值