SOC-FPGA探索学习
小宋打工日记
一枚帅B
展开
-
Cyclone V SoC FPGA学习之路第二章:硬件篇
Cyclone V SoC FPGA学习之路第二章:硬件篇(内部资源)前言上一章了解了《cycloneV device datasheet》,其中数据手册里重点介绍了电源要求,时序参数性能等。下面是本人针对芯片内部资源做了总结。关键词:power-on reset PORIOE io单元on-chip termination – OCTHigh Speed Transceiver Logic -=-HSTL(DDR)Stub Series Termination Logic原创 2020-11-22 11:32:15 · 4858 阅读 · 6 评论 -
Cyclone V SoC FPGA学习之路第一章:综述
Cyclone V SoC FPGA学习之路第一章:总体了解关键词:adaptive logic modules – ALM 自适应逻辑模块logic array block --LAB 逻辑阵列块memory LAB --MLAB 记忆逻辑阵列块一、产品特性(本身特性,及封装,命名,IO内部迁移)CycloneV系列采用台积电的28nm低功耗工艺进行开发,内部集成了丰富的硬IP核及DSP,该系列总功耗与前几代相比降低了40%。该系列包括6种型号:只含有逻辑的E型号、614Mbps到3.1原创 2020-11-13 15:07:32 · 5749 阅读 · 4 评论