写DSP加速器的C-MODEL

为了提高DSP的视频处理能力,设计了一些硬件加速器作为协处理器。因为我们的DSP核有一个扩展的接口,可以用来直接连接这些加速器。对于仿真器来说,也提供了DLL的接口来对这些加速器进行模拟和仿真。

 

设计一个CYCLE精确的加速器模型,对于加速器的行为级的验证和提高仿真开发的效率都是很有必要的。在开发过程中,要作到:

 

1、同硬件设计人员及时沟通,理解其实现的机制。

2、设计好测试向量,用于验证C-MODEL和最后的RTL。

3、对各模块的设计,尽量用面向对象的方法进行抽象,这样,当规范有些变化时,可以减少对其它模块的影响。

 

同时,由于有些模块的RTL在同步开发,考虑

1、用SystemC来抽象一些外部模块,如SDRAM,BUS,这样才会真正作到行为级的准确无误。

2、用SystemC来抽象出DSP的扩展口,真接连接Verilog进行联合仿真。

 

 

 

 

  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值