自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(3)
  • 收藏
  • 关注

原创 ISSP使用详细步骤

关于片上调试工具ISSP板级仿真ISSP全称为系统内的源和探针在将ISSP IP核添加工程并例化后,进行全编译、将sof文件下载到板上,打开tool中的ISSP工具,界面如下图1:1.source:顾名思义,相当于信号源,向模块写入数据。source中的数据作为输入,是可编辑的,首先选中需要编辑的对象,如上图(图标由灰色变为蓝色后),采用下图操作,改变数据格式为16进制,输入数据47ff,系统自动转为47ff h,之后点击最上面的“write source data”按钮,就成功写入了数据。

2020-11-01 20:03:51 4216

原创 定点数截位相关问题

问题1:为什么进行扩位、截位???两个M位的数相加,结果最高可能为M+1位;两个M位的数相乘,结果最高可能为2M位。但是随着相乘运算的增加,量化位数太多,一方面占资源,另一方面对处理精度也不会带来改善。因此必须进行截位操作。问题二:怎么选择截取位数???截取位数太多,就会丢失有用的信息比特,造成很大误差,截取位数太少,太占资源。所以截取位数的目标是,截位后的定点仿真达到浮点运算的效果。在这里,我们选择正数直接截位,即除以2N,负数截位后+1的方式。问题三:截位有几种方法???截位可以选择截取高位

2020-09-17 22:36:06 2625 1

原创 # FPGA中定点、浮点、量化

FPGA中定点、浮点、量化1.原码、反码、补码表示:FPGA支持定点运算和浮点运算,但是浮点运算更复杂:定点包括原码、反码、补码表示:原码:1_110表示-0.75 0_110表示0.75补码:通常,有符号数指二进制数用补码表示,如1111表示无符号数15、有符号数表示补码:-(8-7)=-1正数原码补码反码都一样,对于负数,原码、反码、补码均不同如-1,如果用四比特有符号数表示,则原码:1001,补码表示=-(2^3-1)=-7=1111,这里3是整数位的个数即原码补码转化原理

2020-08-23 11:52:07 3215

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除