自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(7)
  • 资源 (2)
  • 收藏
  • 关注

原创 Xilinx ISE Installer for Win10 Win11 Win12

Xilinx ISE 软件在 14.7 版本后停止更新,导致其在 Windows 10、11 和 12 系统上的安装和使用变得复杂。为解决这一问题,Pionway 公司开发了免费的 ISE Installer 工具,实现了 Xilinx ISE 在这些新版 Windows 系统上的一键安装。

2024-06-28 23:05:47 471 1

原创 基于Pionway的Intan脑机接口系统方案(电生理信号采集/刺激)

介绍Pionway基于Intan的脑机接口的系统解决方案

2023-09-16 16:35:21 563

原创 XilinxISEVivado.gitignore

########################################################################################################### This is an example .gitignore file for Xilinx ISE by Pionway.com## please treat it as an example as it might not be complete.## If there...

2021-05-01 20:41:43 301

原创 7天内完成基础USB开发(3)——硬件平台介绍及开发要点

介绍了FPGA USB模块XMS6301的特性和USB硬件开发的常见注意事项。

2020-08-10 20:57:07 2687

原创 7天内完成基础USB开发(2)——Pionway SDK简介

介绍USB FPGA的专用开发软件套件Pionway SDK的组成及功能

2020-08-04 15:38:40 646

原创 Opalkelly Frontpanel SDK到Pionway SDK的代码迁移实例

PionwaySDK和OpalKelly的FrontPanelSDK的架构和组件名称比较相近,可经过较为简单的代码修改操作完成项目的代码迁移。PionwaySDK由PC端的API、USB接口芯片的固件和FPGA端的HDLIPCore组成,其中USB接口芯片的固件是通用的,已经内置在SDK中。用户在代码迁移过程中只需要修改PC端和FPGA工程。API运行在PC端,由引入库(.lib)、动态链接库(.dll)和头文件(.h)组成。其中引入库和头文件要一并包含在PC端原代码工程,参与程序编译。......

2020-07-30 22:46:54 580

原创 7天内完成基础USB开发(1)——免固件USB开发介绍

免固件开发是新一代的FPGA USB开发方式。本文对比了免固件开发方式与传统方式的开发流程揭示了出免固件开发所具有的开发模型清晰,开发机制强大、开发周期短暂等优势

2017-01-14 00:11:43 5398 2

Pionway SDK 用户手册

Pionway SDK是一个基于Pionway FPGA模块的软件开发套件,它在FPGA与计算机之间建立了一个灵活便捷的USB数据传输通道,并为用户提供了一套简单易用的软件编程接口,使用户在开发USB数据传输系统时更简单、高效,从而在很大程度上缩短用户的产品开发周期。

2020-08-19

Pionway XMS6301 FPGA USB3.0模块 用户手册

描述了Pionway XMS6301 FPGA USB3.0模块的软硬件架构及相关具体性能参数。 XMS6301 集成了 Xilinx Spartan-6 FPGA (XC6SLX45 或XC6SLX150)、2Gbit(128M×16-bit) DDR3 SDRAM、2 片64Mib SPI Flash、高效率的开关电源和3 个引脚间距为0.8mm 的高速板对板连接器。 USB3.0 超高速接口提供高速配置下载及PC(计算机)与FPGA 的高速通信,我们的Pionway 软件为此提供了非常便捷的传输通道。FPGA 使用一个100MHz 低抖动的差分晶振作为时钟源。

2020-08-19

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除