vivado
文章平均质量分 51
晚饭吃米
这个作者很懒,什么都没留下…
展开
-
ZYNQ7010系统架构图分析(懒人版)
Zynq-7010 是 Xilinx 的一款片上系统(SoC),集成了 ARM Cortex-A9 处理器和可编程逻辑(PL)。原创 2024-09-17 03:26:33 · 531 阅读 · 0 评论 -
Vitis修改代码字体方法
在首选项窗口的左侧面板中,展开 General,然后展开 Appearance,选择 Colors and Fonts。在 Vitis IDE 中,点击菜单栏的 Window,然后选择 Preferences,打开首选项窗口。回到 Preferences 窗口,点击 Apply 或 Apply and Close 按钮,应用更改。选择你想要的字体(例如 Consolas),字形(例如 常规),和大小(例如 18)。在字体选择窗口中,你可以选择不同的字体、字形和大小。选择好字体后,点击 确定 按钮。原创 2024-09-17 01:42:37 · 166 阅读 · 0 评论 -
AXI4-Stream to Video Out模块配置(懒人版)
AXI4-Stream to Video Out(AXIS-Stream到视频输出)是一种IP核,用于将AXI4-Stream格式的视频数据转换为标准的视频输出格式。它主要用于视频处理系统中,能够接收来自不同源(如摄像头或视频处理单元)的数据流,并将其输出为可显示的图像或视频信号。该IP核支持多种视频格式和分辨率,广泛应用于图像处理、视频监控和实时视频传输等领域。原创 2024-09-16 23:29:24 · 163 阅读 · 0 评论 -
AXI VDMA(AXI Video Direct Memory Access)解析(懒人版)
VDMA通过AXI-Stream接收上游的数据流,将数据流用AXI-Memory Map存储到内存(帧缓冲区),需要时读出通过AXI-Stream把数据转化为数据流输出到下游设备。VDMA的主要作用是在内存和数据流设备之间进行数据传输,并在 AXI Memory-Mapped 接口和 AXI-Stream接口之间进行数据格式转换。简单来说,VDMA和上下游设备的通信是通过AXI-Stream。VDMA和内存之间的通信通过AXI-Memory Map进行。原创 2024-09-14 21:30:10 · 851 阅读 · 0 评论 -
Vivado VTC(video-timing-controller)模块配置(懒人版)
VTC(Video Timing Controller)模块原创 2024-09-14 16:00:28 · 217 阅读 · 0 评论