自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(20)
  • 收藏
  • 关注

转载 AMD 64核 Zen2 EPYC处理器 Rome

【转载自知乎】Zen 2以及第二代 EPYC "ROME" TSMC N7 HPC制程和Vega20一样,Zen2也是用TSMC 7nm HPC工艺制造的。AMD在设计当初考虑到代工厂的10nm属于半节点,带来的提升不是很明显,于是把赌注都下在了7nm节点上。相较14nm,7nm HPC带来两倍的密度,同等频率下功耗只有一半,同等功耗下频率达到1.25倍以上。...

2019-02-18 10:21:44 2263

转载 AMD处理器的发展历程

AMD的处理器系列的命名喜欢用“龙”,目前一共发布了八条龙:速龙、钻龙(毒龙)、皓龙、闪龙、炫龙、羿龙、锐龙、霄龙,现在来看看这些龙到底是何方神圣。 第一条龙:Athlon(速龙) 20年前,AMD发布了速龙处理器, 名字来源于田径运动的“十项全能” (Decathlon)。有一家连锁体育用品公司:迪卡侬,其英文名称也是Decathlon。每条龙都在不断进化中, 速龙的进化顺序分为以下...

2019-02-12 10:21:56 28326

转载 linux下网卡bonding配置

bonding技术 centos7配置bonding centos6配置bonding一、bonding技术bonding(绑定)是一种linux系统下的网卡绑定技术,可以把服务器上n个物理网卡在系统内部抽象(绑定)成一个逻辑上的网卡,能够提升网络吞吐量、实现网络冗余、负载等功能,有很多优势。bonding技术是linux系统内核层面实现的,它是一个内核模块(驱动)。使用它需要系统有...

2018-12-12 14:00:40 642

转载 PCIe Switch高级功能及应用

PCI-E Switch芯片,估计不少人已经听说过这个东西了。但是估计多数人对其基本功能知之甚少。PCI-E Switch作为最先进的生产力,已经被广泛应用在了传统存储系统,以及少量品牌/型号的服务器平台。 笔者作为拥有全球最领先PCI-E Switch产品的PMC-Sierra公司的系统架构师,想在这里为大家普及一下PCI-E Switch的基本知识。 背景介绍PCI-E大家都了解,主板上有PC...

2018-09-14 11:05:16 30809 6

原创 0欧姆电阻可以承受多少电流?

设计电路经常要用0欧姆电容,一般根据线路电流来选择电阻额定功率,那0欧姆一般选多少合适?500mA可以用0402封装么一般的0欧姆电阻的实际阻值在50毫欧左右+-5%的偏差。所以根据额定功率,你就可以计算出来,它的额定电流了。 以0402 1/16W为例: 1/16=I*I*0.05  即I=1.118A 以0603 1/8W为例:   1/8=I*I*0.05  即I=1.58A...

2018-08-14 10:18:00 22729 1

转载 Repeater:Redriver 和Retimer

 在看mother board design guide的时候,看到PCIe Gen 3和Gen 4在超出最长线长后给出的不同solution,表示疑虑。于是把redriver和retimer的概念重新复习了一遍。没有找到太权威的文献来论证。大概的总结为,redriver和retimer都是中继器。redriver通过信号均衡化和预加强等技术,重新加强再发送出去。retimer则是通过内部时钟重构...

2018-08-12 11:00:11 10631

转载 基于TPS2491的热插拔保护电路设计

在工业控制现场PLC/DCS、刀片式服务器和冗余存储磁盘阵列(RAID)等高可用性系统,需要在整个使用生命周期内具有接近零的停机率。如果这种系统的一个部件发生了故障或需要升级,它必须在不中断系统其余部分的情况下进行替换,在系统维持运转的情况下,发生故障的板卡被移除,替换板卡被插入,被称为热插拔(Hot Swap)。  任何一个板卡都具有一定的负载电容,当板卡插入正常工作背板时,背板电源将使用较...

2018-08-02 11:34:14 3365 1

转载 【MXO2】学习3 —PLL使用(IPexpress)

小脚丫玩了也快两个星期了,这次写关于板上芯片PLL的简单应用。板上芯片是LCMXO2-4000HC-4MG132,内部含有两路PLL,最高倍频可达400MHz。PLL就是锁相环,这里我们用它来进行频率合成。PLL是由鉴相器PD、压控振荡器VCO、低通滤波器LPF三个基本电路组成。我们在这里直接应用,对于内部是怎么实现这个功能大家可以参阅网上资料。直接芯片手册看起,配置了PLL。芯片手册居然是全英文...

2018-07-19 19:19:31 2048

转载 Wireline SerDes,高速信号的均衡技术

目前有线高速数据传输(从数据中心到USB3.0)几乎或多或少都会用到以下介绍的均衡技术之一。| 什么是均衡?在介绍均衡之前,我们首先来了解一下Wireline Serdes系统。Serdes系统通常包含发送机(Transmitter,TX)、接收机(Receiver,RX)和传输通道(channel)三个部分。其中,发送机负责将并行的多路信号串化为单路信号,并将信号送入传输通道。接收机则负...

2018-07-19 09:51:17 10879 1

转载 Lattice开发教程-第一个例程

参考Diamond安装及配置安装好Diamond,如果遇到问题可以先看看Diamond安装常见问题解答。现在我们就可以使用Diamond软件开始FPGA的设计了,整个设计流程参照下图。采用Diamond设计FPGA逻辑的基本流程1 运行第一个例程下面我们可以开始可编程逻辑的开发,我们以控制LED交替闪烁为例,完成自己的第一个程序:双击运行Diamond软件,首先新建工程:选择File →New →...

2018-07-13 11:11:31 13032

转载 上拉电阻与下拉电阻的作用总结(转)

一、定义:上拉就是将不确定的信号通过一个电阻钳位在高电平!电阻同时起限流作用!下拉同理!上拉是对器件注入电流,下拉是输出电流;弱强只是上拉电阻的阻值不同,没有什么严格区分;对于非集电极(或漏极)开路输出型电路(如普通门电路)提升电流和电压的能力是有限的,上拉电阻的功能主要是为集电极开路输出型电路输出电流通道。二、上下拉电阻作用:1、提高电压准位:a.  当 TTL 电路驱动 COMS 电路时,如果...

2018-06-19 10:14:44 1071

转载 电源选项中S1,S2,S3,S4,S5的含义

电源选项中S1,S2,S3,S4,S5的含义    以 ACPI 的规格来说吧!ACPI(Advanced Configuration and Power Interface),即高级配置与电源接口。这种新的能源管理可以通过诸如软件控制"开关"系统,亦可以用Modem信号唤醒和关闭系统。  ACPI在运行中有以下几种模式:  S0 正常。  S1 CPU停止工作。唤醒时间:0秒。  S2 CPU关...

2018-06-15 10:45:54 9852 1

转载 三态门与高阻态

转自:https://blog.csdn.net/lin200753/article/list/4高阻态这是一个数字电路里常见的术语,指的是电路的一种输出状态,既不是高电平也不是低电平,如果高阻态再输入下一级电路的话,对下级电路无任何影响,和没接一样,如果用万用表测的话有可能是高电平也有可能是低电平,随它后面接的东西定。实例1在总线连接的结构上。总线上挂有多个设备,设备与总线以高阻的形式连接。这样...

2018-04-03 16:24:24 3046

原创 上拉电阻的作用与计算

上拉电阻:1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。2、OC门电路必须加上拉电阻,才能使用。3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。5、芯...

2018-04-03 15:56:22 7551

原创 Eye Diagram眼图测量

基本概念编辑什么是眼图“眼图就是象眼睛一样形状的图形。”眼图是用余辉方式累积叠加显示采集到的串行信号的比特位的结果,叠加后的图形形状看起来和眼睛很像,故名眼图。眼图上通常显示的是1.25UI的时间窗口。眼睛的形状各种各样,眼图的形状也各种各样。通过眼图的形状特点可以快速地判断信号的质量。[1] 由于眼图是用一张图形就完整地表征了串行信号的比特位信息,所以成为了衡量信号质量的最重要工具,眼图测量有时...

2018-04-03 11:23:18 11905

转载 PCIe总线规范与总线频率和编码的关系

在PCIe总线V1.x和V2.0规范在物理层中使用8/10b编码,即在PCIe链路上的10 bit中含有8 bit的有效数据;而V3.0规范使用128/130b编码方式,即在PCIe链路上的130 bit中含有128 bit的有效数据。在PCIe总线中,使用GT(Gigatransfer)计算PCIe链路的峰值带宽。GT是在PCIe链路上传递的峰值带宽,其计算公式为总线频率×数据位宽×2。PCIe...

2018-04-03 11:14:04 1396

转载 NAND flash和NOR flash 基础知识

NAND Flash的驱动程序设计http://hong60104.spaces.eepw.com.cn/articles/article/item/892051.    硬件特性:【Flash的硬件实现机制】     Flash全名叫做Flash Memory,属于非易失性存储设备(Non-volatile Memory Device),非易失性就是不容易丢失,数据存储在这类设备中,即使断电了,...

2018-03-28 16:35:30 2039

原创 DDR3读写分离的四种方法

DDR3是目前DDR的主流产品,DDR3的读写分离作为DDR最基本也是最常用的部分,本文主要阐述DDR3读写分离的方法。最开始的DDR, 芯片采用的是TSOP封装,管脚露在芯片两侧的,测试起来相当方便;但是,DDRII和III就不一样了,它采用的是BGA封装,所有焊点是藏在芯片的底部的,测试起来非常不便,一般需要提前预留测试点。在DDR读写burst分析之前,首先得把read burst和writ...

2018-03-27 11:37:10 3584

转载 常见电平类型:TTL电平,CMOS电平,232/485电平,OC门,OD门

1.RS232电平或者说串口电平,有的甚至说计算机电平,所有的这些说法,指得都是计算机9针串口 (RS232)的电平,采用负逻辑,-15v~ -3v 代表1+3v~ +15v 代表02.RS485电平 和 RS422电平由于两者均采用差分传输(平衡传输)的方式,所以它们的电平方式,一般有两个引脚 A,B发送端 AB间的电压差+2 ~ +6v:1-2 ~ -6v:0接收端 AB间的电压差大于 +20...

2018-03-27 11:29:24 13982

转载 TTL与CMOS逻辑电平匹配

连接3.3V 设备到5V 设备需要考虑到驱动器和接收器的逻辑电平是否匹配。.描述了用于5V CMOS,5V TTL 和3.3V TTL 的逻辑电平标准。可以看到,5V TTL 和3.3V TTL的逻辑电平是相同的,而5V CMOS逻辑电平与前两者是不同的。这在连接3.3V 系统到5V系统时是必须考虑的。1,TTL电平:          输出高电平>2.4V,输出低电平<0.4V。在室...

2018-03-27 11:24:22 5569

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除