10.嵌入式控制器EC实战 GPIO开发流程

本文详细介绍了在IT8502主控芯片上的GPIO开发流程,包括GCR、GPDRA-GPDRJ端口数据寄存器组和Port Control n Registers的配置。通过设置这些寄存器,可以进行GPIO端口的初始化、输入引脚值的读取和输出引脚的高低电平控制。具体涉及端口控制寄存器的模式配置、驱动能力设定和上下拉配置,并给出了编程指导及应用实例。
摘要由CSDN通过智能技术生成


IT8502中各个引脚的描述见下表所示:

在嵌入式控制器EC的IT8502主控芯片中,通过芯片的数据手册可以得知,总共有10组GPIO,其中有7组GPIO中分别包含8个引脚,其他3组引脚分别包含4、7和6个引脚(在GPG[6,2:0]有4个引脚,GPH[6:0]中有7个引脚,在GPJ[5:0]中有6个引脚),引脚总数为73(8*7+7+6)。

接下来介绍GPIO中各个相关寄存器的作用和配置。

寄存器对应地址:

/* Spec.7.5.3 General Purpose I/O Port (GPIO)*/
#define GCR             (*(XBYTE *)
  • 0
    点赞
  • 1
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 2
    评论
评论 2
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

三哥编程分享

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值