自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(2)
  • 收藏
  • 关注

原创 使用stm32cubemx配置FMC,用uart串口验证CPU与SRAM通讯是否正常

1.硬件条件:使用芯片stm32f407zg,使用usart1,SRAM bus总线A0~A18,D0~D15, debug:wire。增加回调函数和中断函数,并注释掉stm32f4xx_it.c文件中的void USART1_IRQHandler(void)。2.stm32cubemx时钟设定、usart1、fmc参数设定,生成初始化代码。在MX_USART1_UART_Init中追加。在main.c文件中增加以下代码。在fmc.c文件中增加以下代码。3.1usart完善代码。

2022-12-08 17:47:40 786

原创 实现上位机与FPGA uart交互

前言 初学者学习记录目的:实现上位机与FPGA uart交互开发环境:quatus prime 18.1,芯片 altera :EP4CE15F23C8。实验现象:1.使用uart:bps=9600(参数可调整),8n1数据结构发送和接收数据。2.上位机与FPGA 64位数据通讯,16bit head+16地址(最高位0:写;1:读)+32数据。3. 驱动数据参考下图 《regtable_uartledseg》

2022-12-05 15:19:50 1986

FPGA彩灯控制器代码(vivado)

考核项目及评分标准 1.基于Verilog语言采用有限状态机设计彩灯控制器,控制LED灯实现预想的演示花型。利用计数器对规定花型演示次数进行计数,同时利用七段数码管线上计数的十进制数。 2.设计内容: (1)功能:设计彩灯控制器,要求控制16个LED灯演示花型一个周期为:从两边往中间逐个亮,全灭;从中间往两头逐个亮,全灭;循环以上行为过程。 (2)一个周期的花型演示完毕后计数器进行计数(0—9),同时用七段数码管线上计数结果。 (3)添加复位按钮,复位后花型演示以及计算功能清零。 (4)采用有限状态机设计,利用vivado自带的仿真软件编写TestBench文件对设计测试。 (5)按要求完成电子版实验报告,需体现设计思路并附上源码。

2024-03-18

fpga-vhdl course-learn

fpga-vhdl course-learn

2023-10-20

FPGA与ddr3通讯内存自检

1. 基于Artix-7芯片xc7a200t-sbv484 2. 使用Vivado提供的MIG7作为DDR3的控制器 3. 使用Vivado提供的DDR3验证模型ddr3_model 4. 一个内存自检模块的建模和验证

2023-07-02

stm32h743zit6

SRAM、uart、timer、gpio

2023-01-09

stm32h743vit6

uart、timer、gpio

2023-01-09

使用stm32cubemx配置FMC,用uart串口验证CPU与SRAM通讯是否正常

1.硬件条件:使用芯片stm32f407zg,使用usart1,SRAM bus总线A0~A18,D0~D15, debug:wire。

2022-12-08

实现上位机与FPGA uart交互

目的:实现上位机与FPGA uart交互 开发环境:quatus prime 18.1,芯片 altera :EP4CE15F23C8。 实验现象: 1.使用uart:bps=9600(参数可调整),8n1数据结构发送和接收数据。 2.上位机与FPGA 64位数据通讯,16bit head+16地址(最高位0:写;1:读)+32数据。 3.  驱动数据参考下图 《regtable_uartledseg》

2022-12-05

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除