计算机组成原理与体系结构——Cache

1. 简介

  Cache存储器,电脑中为高速缓冲存储器,是位于CPU和主存储器DRAM(Dynamic Random Access Memory)之间,规模较小,但速度很高的存储器,通常由SRAM(Static Random Access Memory 静态存储器)组成。它是位于CPU与内存间的一种容量较小但速度很高的存储器。CPU的速度远高于内存,当CPU直接从内存中存取数据时要等待一定时间周期,而Cache则可以保存CPU刚用过或循环使用的一部分数据,如果CPU需要再次使用该部分数据时可从Cache中直接调用,这样就避免了重复存取数据,减少了CPU的等待时间,因而提高了系统的效率。

2. 补充(考点)

  Cache(高速缓存)处于CPU和主存之间,它是为了提高访问的速度而提出来的一种设计方案。
  因为寄存器容量极小,有的时候我们就不会把它当作存储器来看待,比如说在考试的时候问你:以下存储器中速度最快的是哪一个?如果答案选项中有寄存器,就选寄存器,如果没有寄存器,就选Cache。

  • 归纳整理:

    1. Cache的功能:提高CPU数据输入输出的速率,突破冯·诺依曼瓶颈,即CPU与存储系统间数据传送带宽限制。
    2. 在计算机的存储系统体系中,Cache是访问速度最快的层次。
    3. 使用Cache改善系统性能的依据是程序的局部性原理。
  • 计算“Cache + 主存储器” 的系统平均周期

  如果以h代表Cache的访问命中率,t1 表示Cache的周期时间,t2 表示主存器周期时间,以读操作为例,使用“Cache + 主存储器” 的系统平均周期为 t3 ,则:t3 = h X t1 + (1-h) X t2 其中,**(1-h)**又称失败率(未命中率)。

举例论证:
  Cache的访问命中率 h = 95% ,
  Cache的周期时间 t1 = 1 纳秒,
  主存储器的周期时间 t2 = 1000 纳秒,
  “Cache + 主存储器” 的平均周期时间 t3 = 95% X 1 + (1 - 95%) X 1000 = 50.95 纳秒。

  • 4
    点赞
  • 8
    收藏
    觉得还不错? 一键收藏
  • 打赏
    打赏
  • 0
    评论
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包

打赏作者

天界程序员

你的鼓励将是我创作的最大动力

¥1 ¥2 ¥4 ¥6 ¥10 ¥20
扫码支付:¥1
获取中
扫码支付

您的余额不足,请更换扫码支付或充值

打赏作者

实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值