《操作系统--精髓与设计原理》第四章复习题

第4章    线程

一、对于多线程系统,进程控制块中的典型元素中的哪些可能属于线程控制块,哪些可能属于进程控制块?

这对于不同的系统来说通常是不同的,但一般来说,进程是资源的所有者,而每个线程都有它自己的执行状态。

进程标识:进程必须被标识,而进程中的每一个线程也必须有自己的ID。处理器状态信息:这些信息通常只与进程有关。进程控制信息:调度和状态信息主要处于线程级;数据结构在两级都可出现;进程间通信和线程间通信都可以得到支持;特权在两级都可以存在;存储管理通常在进程级;资源信息也在进程级。

二、请给出线程间的模式切换比进程间的模式切换开销更低的原因。

因为线程包含的状态信息更少,且所有线程都驻留在同一块地址空间中,并可访问相同的数据。

三、在进程概念中体现出的两个独立且无关的特点是什么?

资源所有权和调度/执行

四、给出在单用户多处理系统中使用线程的4个例子。

  1. 前台和后台工作:例如,在电子表格程序中,一个线程可以显示菜单并读取用户输入,而另一个线程执行用户命令并更新表格。这种方案允许程序在前一条命令完成前提示输入下一条命令,因而通常会使用户感到应用程序的响应速度有所提高。
  2. 异步处理:程序中的异步元素可用线程来实现。例如,为避免掉电带来的损失,往往把文字处理程序设计成每隔1分钟就把随机存储内存(RAM)缓冲区中的数据写入磁盘。可以创建一个任务是周期性地进行备份的线程,该线程由操作系统直接调度。这样,主程序中就不需要特别的代码来提供时间检查或协调输入和输出。
  3. 执行速度:多线程进程在计算一批数据时,可通过设备读取下一批数据。在多处理系统中,同一进程中的多个线程课同时执行。这样,既使一个线程在读取数据时被I/O操作阻塞,另一个线程仍然可以继续运行。
  4. 模块化程序结构:涉及多种活动或多种输入/输出源和目的的程序,更容易使用线程来设计和实现。

五、哪些资源通常被一个进程中的所有线程共享?

地址空间、文件资源、执行特权等

六、列出用户级线程相对于内核级线程的三个优点。

  1. 所有线程管理数据结构都在一个进程的用户地址空间中,线程切换不需要内核模式特权,因此进程不需要为了管理线程而切换到内核模式,进而节省了两次状态转换(从用户模式到内核模式,以及从内核模式返回用户模式)的开销。
  2. 调度因应用程序的不同而不同。一个应用程序可能更适合简单的轮转调度算法,而另一个应用程序可能更适合基于优先级的调度算法。为了不要乱底层的操作系统调度程序,可以做到为操作系统量身定做调度算法。
  3. ULT可在任何操作系统中运行,不需要对底层内核进行修改以支持ULT。线程库是供所有应用程序共享的一组应用级函数。

七、列出用户级线程相对于内核级线程的两个缺点。

  1. 在典型的操作系统中,许多系统调用都会引起阻塞。因此,在ULT执行一个系统调用时,不仅会阻塞这个线程,也会阻塞进程中的所有线程。
  2. 在纯ULT策略中,多线程应用程序不能利用多处理技术。内核一次只把一个进程分配给一个处理器,因此一个进程中只有一个线程可以执行,这相当于在一个进程内实现了应用级多道程序设计。虽然多道程序设计可明显提高应用程序的速度,但同时执行部分代码更会使某些应用程序受益。

八、定义“套管”技术

套管(jacketing)的目标是把一个产生阻塞的系统转化为一个非阻塞的系统调用。例如,替代直接调用一个系统I/O例程,让线程调用一个应用级的I/O套管例程,这个套管例程中的代码用于检查并确定I/O设备是否忙。如果忙,该线程进入阻塞态并把控制权传送给另一个线程。这个线程重新获得控制权后,套管例程会再次检查I/O设备。


第一章 计算机系统概述 复习题: 1.1、 列并简要地定义计算机的四个主要组成部分。 答:主存储器,存储数据和程序;算术逻辑单元,能处理二进制数据;控制单元,解读存储器的指令并且使他们得到执行;输入/输设备,由控制单元管理。 1.2、 定义处理器寄存器的两种主要类别。 答:用户可见寄存器:优先使用这些寄存器,可以使机器语言或者汇编语言的程序员减少对主存储器的访问次数。对高级语言而言,由优化编译器负责决定把哪些变量应该分配给主存储器。一些高级语言,如C语言,允许程序言建议编译器把哪些变量保存在寄存器。 控制和状态寄存器:用以控制处理器的操作,且主要被具有特权的操作系统例程使用,以控制程序的执行。 1.3、 一般而言,一条机器指令能指定的四种不同操作是什么? 答:这些动作分为四类:处理器-寄存器:数据可以从处理器传送到存储器,或者从存储器传送到处理器。处理器-I/O:通过处理器和I/O模块间的数据传送,数据可以输到外部设备,或者从外部设备输入数据。数据处理,处理器可以执行很多关于数据的算术操作或逻辑操作。控制:某些指令可以改变执行顺序。 1.4、 什么是断? 答:断:其他模块(I/O,存储器)断处理器正常处理过程的机制。 1.5、 多断的处理方式是什么? 答:处理多断有两种方法。第一种方法是当正在处理一个断时,禁止再发生断。第二种方法是定义断优先级,允许高优先级的断打断低优先级的断处理器的运行。 1.6、 内存层次的各个元素间的特征是什么? 答:存储器的三个重要特性是:价格,容量和访问时间。 1.7、 什么是高速缓冲存储器? 答:高速缓冲存储器是比主存小而快的存储器,用以协调主存跟处理器,作为最近储存地址的缓冲区。 1.8、 列并简要地定义I/O操作的三种技术。 答:可编程I/O:当处理器正在执行程序并遇到与I/O相关的指令时,它给相应的I/O模块发布命令(用以执行这个指令);在进一步的动作之前,处理器处于繁忙的等待,直到该操作已经完成。断驱动I/O:当处理器正在执行程序并遇到与I/O相关的指令时,它给相应的I/O模块发布命令,并继续执行后续指令,直到后者完成,它将被I/O模块断。如果它对于进程等待I/O的完成来说是不必要的,可能是由于后续指令处于相同的进程。否则,此进程断之前将被挂起,其他工作将被执行。直接存储访问:DMA模块控制主存与I/O模块间的数据交换。处理器向DMA模块发送一个传送数据块的请求,(处理器)只有当整个数据块传送完毕后才会被断。 1.9、 空间局部性和临时局部性间的区别是什么? 答:空间局部性是指最近被访问的元素的周围的元素在不久的将来可能会被访问。临时局部性(即时间局部性)是指最近被访问的元素在不久的将来可能会被再次访问。 1.10、 开发空间局部性和时间局部性的策略是什么? 答:空间局部性的开发是利用更大的缓冲块并且在存储器控制逻辑加入预处理机制。时间局部性的开发是利用在高速缓冲存储器保留最近使用的指令及数据,并且定义缓冲存储的优先级。 习题: 1.1、图1.3的理想机器还有两条I/O指令: 0011 = 从I/O载入AC 0111 = 把AC保存到I/O 在这种情况下,12位地址标识一个特殊的外部设备。请给以下程序的执行过程(按照图1.4的格式): 1. 从设备5载入AC。 2. 加上存储器单元940的内容。 3. 把AC保存到设备6。 假设从设备5取到的下一个值为3940单元的值为2。 答案:存储器(16进制内容):300:3005;301:5940;302:7006 步骤1:3005->IR;步骤2:3->AC 步骤3:5940->IR;步骤4:3+2=5->AC 步骤5:7006->IR:步骤6:AC->设备 6 1.2、本章用6步来描述图1.4的程序执行情况,请使用MAR和MBR扩充这个描述。 答案:1. a. PC包含第一条指令的地址300,该指令的内容被送入MAR。 b. 地址为300的指令的内容(值为十六进制数1940)被送入MBR,并且PC增1。这两个步骤是并行完成的。 c. MBR的值被送入指令寄存器IR。 2. a. 指令寄存器IR的地址部分(940)被送入MAR。 b. 地址940的值被送入MBR。 c. MBR的值被送入AC。 3. a. PC的值(301)被送入MAR。 b. 地址为301的指令的内容(值为十六进制数5941)被送入MBR,并且PC增1。 c. MBR的值被送入指令寄存器IR。 4. a. 指令寄存器IR的地址部分(941)被送入MAR。 b. 地址941的值被送入MBR。 c. AC以前的内容和地址为941的存储单元的内容相加,结果保存到AC。 5. a. PC的值(302)被送入MAR。 b. 地址为302的指令的内容(值为十六进制数2941)被送入MBR,并且PC增1。 c. MBR的值被送入指令寄存器IR。 6. a. 指令寄存器IR的地址部分(941)被送入MAR。 b. AC的值被送入MBR。 c. MBR的值被存储到地址为941的存储单元之。 1.4、假设有一个微处理器产生一个16位的地址(例如,假设程序计数器和地址寄存器都是16位)并且具有一个16位的数据总线。 a.如果连接到一个16位存储器上,处理器能够直接访问的最大存储器地址空间为多少? b.如果连接到一个8位存储器上,处理器能够直接访问的最大存储器地址空间为多少? c.处理访问一个独立的I/O空间需要哪些结构特征? d.如果输入指令和输指令可以表示8位I/O端口号,这个微处理器可以支持多少8位I/O端口? 答案:对于(a)和(b)两种情况,微处理器可以直接访问的最大存储器地址空间为216 = 64K bytes;唯一的区别是8位存储器每次访问传输1个字节,而16位存储器每次访问可以传输一个字节或者一个16位的字。对于(c)情况,特殊的输入和输指令是必要的,这些指令的执行体会产生特殊的“I/O信号”(有别于“存储器信号”,这些信号由存储器类型指令的执行体产生);在最小状态下,一个附加的输针脚将用来传输新的信号。对于(d)情况,它支持28 = 256个输入和28 = 256个输字节端口和相同数目的16位I/O端口;在任一情况, 一个输入和一个输端口之间的区别是通过被执行的输入输指令所产生的不同信号来定义的。 1.5、考虑一个32位微处理器,它有一个16位外部数据总线,并由一个8MHz的输入时钟驱动。假设这个微处理器有一个总线周期,其最大持续时间等于4个输入时钟周期。请问该微处理器可以支持的最大数据传送速度为多少?外部数据总线增加到21位,或者外部时钟频率加倍,哪种措施可以更好地提高处理器性能?请叙述你的设想并解释原因。 答案:时钟周期=1/(8MHZ)=125ns 总线周期=4×125ns=500ns 每500ns传输2比特;因此传输速度=4MB/s 加倍频率可能意味着采用了新的芯片制造技术(假设每个指令都有相同的时钟周期数);加倍外部数据总线,在芯片数据总线驱动/锁存、总线控制逻辑的修改等方面手段广泛(或许更新)。在第一种方案,内存芯片的速度要提高一倍(大约),而不能降低微处理器的速度;第二种方案,内存的字长必须加倍,以便能发送/接受32位数量。 1.6、考虑一个计算机系统,它包含一个I/O模块,用以控制一台简单的键盘/打印机电传打字设备。CPU包含下列寄存器,这些寄存器直接连接到系统总线上: INPR:输入寄存器,8位 OUTR:输寄存器,8位 FGI:输入标记,1位 FGO:输标记,1位 IEN:断允许,1位 I/O模块控制从打字机输入击键,并输到打印机去。打字机可以把一个字母数字符号编码成一个8位字,也可以把一个8位字解码成一个字母数字符号。当8位字从打字机进入输入寄存器时,输入标记被置位;当打印一个字时,输标记被置位。 a. 描述CPU如何使用这4个寄存器实现与打字机间的输入/输。 b. 描述通过使用IEN,如何提高执行效率? 答案:a.来源于打字机的输入储存在INPR。只有当FGI=0时,INPR才会接收来自打字机的数据。当数据接收后,被储存在INPR里面,同时FGI置为1。CPU定期检查FGI。如果FGI=1,CPU将把INPR里面的内容传送至AC,并把FGI置为0。 当CPU需要传送数据到打字机时,它会检查FGO。如果FGO=0,CPU处于等待。如果FGO=1,CPU将把AC的内容传送至OUTER并把FGO置为0。当数字符号打印后,打字机将把FGI置为1。 b.(A)描述的过程非常浪费。速度远高于打字机的CPU必须反复不断的检查FGI和FGO。如果断被使用,当打字机准备接收或者发送数据时,可以向CPU发一个断请求。IEN计数器可以由CPU设置(在程序员的控制下)。 1.7、实际上在所有包括DMA模块的系统,DMA访问主存储器的优先级总是高于处理器访问主存储器的优先级。这是为什么? 答案:如果一个处理器在尝试着读或者写存储器时被挂起, 通常除了一点轻微的时间损耗之外没有任何危害。但是,DMA可能从或者向设备(例如磁盘或磁带)以数据流的方式接收或者传输数据并且这是不能被打断的。否则,如果DMA设备被挂起(拒绝继续访问主存),数据可能会丢失。 1.9、一台计算机包括一个CPU和一台I/O设备D,通过一条共享总线连接到主存储器M,数据总线的宽度为1个字。CPU每秒最多可执行106条指令,平均每条指令需要5个机器周期,其3个周期需要使用存储器总线。存储器读/写操作使用1个机器周期。假设CPU正在连续不断地执行后台程序,并且需要保证95%的指令执行速度,但没有任何I/O指令。假设1个处理器周期等于1个总线周期,现在要在M和D之间传送大块数据。 a.若使用程序控制I/O,I/O每传送1个字需要CPU执行两条指令。请估计通过D的I/O数据传送的最大可能速度。 b.如果使用DMA传送,请估计传送速度。 答案:a.处理器只能分配5%的时间给I/O.所以最大的I/O指令传送速度是10e6×0.05=50000条指令/秒。因此I/O的传送速率是25000字/秒。 b.使用DMA控制时,可用的机器周期下的数量是 10e6(0.05×5+0.95×2)=2.15×10e6 如果我们假设DMA模块可以使用所有这些周期,并且忽略任何设置和状态检查时间,那么这个值就是最大的I/O传输速率。 1.10、考虑以下代码: for ( i = 0;i < 20;i++) for (j = 0;j < 10;j++) a[i] = a[i]*j a. 请举例说明代码的空间局部性。 b. 请举例说明代码的时间局部性。 答案:a.读取第二条指令是紧跟着读取第一条指令的。 b.在很短的间歇时间内, a[i]在循环内部被访问了十次。 1.11、请将附录1A的式(1.1)和式(1.2)推广到n级存储器层次。 答案:定义: Ci = 存储器层次i上每一位的存储单元平均花销 Si = 存储器层次i的规模大小 Ti = 存储器层次i上访问一个字所需时间 Hi = 一个字在不高于层次i的存储器上的概率 Bi = 把一个数据块从层次i+1的存储器上传输到层次i的存储器上所需时间 高速缓冲存储器作为是存储器层次1;主存为存储器层次2;针对所有的N层存储器层以此类推。有: Ts的引用更复杂,我们从概率论入手:所期望的值 ,由此我们可以写: 我们需要清楚如果一个字在M1(缓存),那么对它的读取非常快。如果这个字在M2而不在M1,那么数据块需要从M2传输到M1,然后才能读取。因此,T2 = B1+T1 进一步,T3 = B2+T2 = B1+B2+T1 以此类推: 所以, 但是, 最后, 1.12、考虑一个存储器系统,它具有以下参数: Tc = 100 ns Cc = 0.01 分/位 Tm = 1200 ns Cm = 0.001 分/位 a.1MB的主存储器价格为多少? b.使用高速缓冲存储器技术,1MB的主存储器价格为多少? c.如果有效存取时间比高速缓冲存储器存取时间多10% ,命率H为多少? 答案:a.价格 = Cm×8×106 = 8×103 ¢ = $80 b.价格 = Cc×8×106 = 8×104 ¢ = $800 c.由等式1.1知:1.1×T1 = T1+(1-H)T2 (0.1)(100) = (1-H)(1200) H=1190/1200 1.13、一台计算机包括包括高速缓冲存储器、主存储器和一个用做虚拟存储器的磁盘。如果要存取的字在高速缓冲存储器,存取它需要20ns;如果该字在主存储器而不在高速缓冲存储器,把它载入高速缓冲存储器需要60ns(包括最初检查高速缓冲存储器的时间),然后再重新开始存取;如果该字不在主存储器,从磁盘取到内存需要12ms,接着复制到高速缓冲存储器还需要60ns,再重新开始存取。高速缓冲存储器的命率为0.9,主存储器的命率为0.6,则该系统存取一个字的平均存取时间是多少(单位为ns)? 答案:有三种情况需要考虑: 字所在的位置 概率 访问所需时间(ns) 在缓存 0.9 20 不在缓存,在主存 (0.1)(0.6)= 0.06 60+20 = 80 不在缓存也不在主存 (0.1)(0.4)= 0.04 12ms+60+20 = 12,000,080 所以平均访问时间是: Avg = (0.9)(20) + (0.06)(80) + (0.04)(12000080) = 480026 ns 1.14、假设处理器使用一个栈来管理过程调用和返回。请问可以取消程序计数器而用栈指针代替吗? 答案:如果栈只用于保存返回地址。或者如果栈也用于传递参数,这种方案只有当栈作为传递参数的控制单元而非机器指令时才成立。这两种情况下可以取消程序计数器而用栈指针代替。在后者情况,处理器同时需要一个参数和指向栈顶部的程序计数器。
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值