![](https://img-blog.csdnimg.cn/20201014180756930.png?x-oss-process=image/resize,m_fixed,h_64,w_64)
FPGA
文章平均质量分 59
最后一根飞线
这个作者很懒,什么都没留下…
展开
-
AD采样后数据在FPGA中转化为有符号数
AD采样后数据在FPGA中转化为有符号数转载 2022-10-01 15:31:13 · 667 阅读 · 0 评论 -
Win11安装ISE14.7 for windows10
Win11安装ISE14.7 for windows10转载 2022-07-03 17:18:46 · 6040 阅读 · 1 评论 -
基于FPGA的PCF8591的DAC(I2C)功能驱动
====硬件说明====PCF8591是集成了4路ADC和1路DAC的芯片,使用I2C总线通信。I2C总线是由Philips公司开发的一种简单、双向二线制同步串行总线。它只需要两根线即可在连接于总线上的器件之间传送信息。主器件用于启动总线传送数据,并产生时钟以开放传送的器件,此时任何被寻址的器件均被认为是从器件。如果主机要发送数据给从器件,则主机首先寻址从器件,然后主动发送数据至从器件,最后由主机终止数据传送;如果主机要接收从器件的数据,首先由主器件寻址从器件,然后主机接收从器件发送的数据,最后由主机转载 2021-05-03 15:55:42 · 2269 阅读 · 1 评论 -
Verilog代码和FPGA硬件的映射关系(一)
代码和硬件之间的映射关系是一个很奇妙的过程,也展现出人类的智慧。单片机内部的硬件结构都是固定的,无法改变,我们通过代码操作着寄存器的读写,来执行各种复杂的任务。FPGA的硬件结构并不像单片机一样是固定好的,而是由更加原始的基本逻辑单元构成,我们需要用HDL语言来描述我们要实现的功能,而并不需要关心硬件的结构是如何构建的,我们通过使用FPGA厂商的综合器来将HDL所描述的功能代码映射到我们的FPGA基本逻辑单元上,而这个映射的过程是综合器帮我们自动完成的,我们并没有直接用语言去操作这些基本逻辑单元,这也可以理转载 2021-03-20 21:22:45 · 1438 阅读 · 0 评论 -
【FPGA】Verilog模块的基本概念(1)-二选一选择器的3种写法
二选一选择器的3种写法第一种二选一选择器module muxtwo(out,a,b,sl); input a,b,sl;//sl默认低电平 output out; reg out; always@(sl,a,b) if(!sl) out = a; else out = b; endmodule第二种二选一选择器module muxtwo(a,b,sl,out);input a,b,sl;output out;wire nsl,slb,sla; assgin nsl=!原创 2021-03-13 21:35:52 · 3275 阅读 · 1 评论