7、存储器类
文章平均质量分 95
主要涉及存储器类相关的硬件知识
小陈的笔记本
从事硬件测试工程师行业,从零基础开始,会记录一些笔记,有些笔记是为了加深印象才多写了一次,可能有些大神已经有写,如果侵权,请联系我删除,谢谢!
知识会涉及python,按键精灵和硬件测试相关以及相关自动化的控制等!!
展开
-
【硬十宝典】——7.10【动态RAM】内存基础知识(一)——分类
SDR SDRAM的时钟频率就是数据存储的频率,第一代内存用时钟频率命名,如pc100,pc133则表明时钟信号为100或 133MHz,数据读写速率也为100或133MHz。它是一种长寿命的非易失性(在断电情况下仍能保持所存储的数据信息)的存储器,数据删除不是以单个的字节为单位而是以固定的区块为单位(注意:NOR Flash 为字节存储。因此SRAM具有较高的性能,但是SRAM也有它的缺点,即它的集成度较低,相同容量的DRAM内存可以设计为较小的体积,但是SRAM却需要很大的体积,且功耗较大。原创 2022-11-21 21:42:36 · 59060 阅读 · 0 评论 -
【硬十宝典】——7.4【动态RAM】DDR4设计概述以及分析仿真案例
本文从DDR4基本概念出发,介绍了DDR4相关的关键技术和一些新方法,另外结合一个实际DDR4 Margin Fail问题,来简单说明问题分析思路和仿真方法。原创 2022-08-09 22:15:46 · 60468 阅读 · 0 评论 -
【硬十宝典】——7.2【动态RAM】DDR4与DDR3区别解析
DDR3内存自从2007年服役以来,至今已经走过了8个年头。相比Intel的更新换代步伐来说,内存发展可谓相当缓慢。不过好在2014年底,各大厂商纷纷上架DDR4内存产品,起跳频率达到2133MHz,标志着DDR3时代的终结。......原创 2022-07-23 00:12:25 · 77215 阅读 · 0 评论 -
【硬十宝典】——7.1【动态RAM】DDR硬件设计要点
DDR的设计要点a、主电源VDD和VDDQ 主电源的要求是VDDQ=VDD,VDDQ是给IO buffer供电的电源,VDD是给但是一般的使用中都是把VDDQ和VDD合成一个电源使用。 有的芯片还有VDDL,是给DLL供电的,也和VDD使用同一电源即可。电源设计时,需要考虑电压,电流是否满足要求,电源的上电顺序和电源的上电时间,单调性等。电源电压的要求一般在±5%以内。电流需要根据使用的不同芯片,及芯片个数等进行计算。 ......原创 2022-07-22 23:24:39 · 75829 阅读 · 0 评论