8进制的乘法计算、加法计算

#8进制算法解读276*54的结果
4*6=24;24/8=30(结果为30,不足位数补0)
因此这里得到从右到左第一位为【0】并进3
4*7=28;28/8=34(结果为34,34+3=37)
因此这里得到从右到左第二位为【7】并进3
4*2=8;8/8=10(结果为10,10+3=13)
因此这里得到从右到左第三位为【3】并进1
获取进位数1,并不大于8,因此结果为【1】
最终得到的结果就为1370
同理得到276*5结果等于1666
在将两个数字相加进行逢81(取余当值)计算得到结果为20250
  276
   54  *
-------
 1370
1666
------
20250
  • 0
    点赞
  • 0
    收藏
    觉得还不错? 一键收藏
  • 0
    评论
航空航天大学 课 程 设 计 报 告 课程设计名称:计算机组成原理课程设计 课程设计题目:阵列乘法器的设计与实现 院(系):计算机学院 专 业:计算机科学与技术 班 级: 学 号: 姓 名: 指导教师: 完成日期:2014年1月10日 目 录 第1章 总体设计方案 1 1.1 设计原理 1 1.2 设计思路 2 1.3 设计环境 3 第2章 详细设计方案 3 2.1 总体方案的设计与实现 4 2.1.1总体方案的逻辑图 4 2.1.2器件的选择与引脚锁定 4 2.1.3编译、综合、适配 5 2.2功能模块的设计与实现 5 2.2.1 一位全加器的设计与实现 6 2.2.2 4位输入端加法器的设计与实现 7 2.2.3 阵列乘法器的设计与实现 10 第3章 硬件测试 13 3.1 编程下载 13 3.2 硬件测试及结果分析 13 参考文献 15 附 录(电路原理图) 16 第1章 总体设计方案 1.1 设计原理 阵列乘法器采用类似人工计算的方法进行乘法运算。人工计算方法是用乘数的每一位去 乘被乘数,然后将每一位权值对应相加得出每一位的最终结果。如图1.1所示,用乘数的 每一位直接去乘被乘数得到部分积并按位列为一行,每一行部分积末位与对应的乘数数 位对齐,体现对应数位的权值。将各次部分积求和,即将各次部分积的对应数位求和即 得到最终乘积的对应数位的权值。 为了进一步提高乘法的运算速度,可采用大规模的阵列乘法器来实现,阵列乘法器的乘 数与被乘数都是二进制数。可以通过乘数从最后一位起一个一个和被乘数相与,自第二 位起要依次向左移一位,形成一个阵列的形式。这就可将其看成一个全加的过程,将乘 数某位与被乘数某位与完的结果加上乘数某位的下一位与被乘数某位的下一位与完的结 果再加上前一列的进位进而得出每一位的结果,假设被乘数与乘数的位数均为4位二进制 数,即m=n=4,A×B可用如下竖式算出,如图1.1所示。 X4 X3 X2 X1 =A × Y4 Y3 Y2 Y1 =B X4Y1 X3Y1 X2Y1 X1Y1 X4Y2 X3Y2 X2Y2 X1Y2 X4Y3 X3Y3 X2Y3 X1Y3 (进位) X4Y4 X3Y4 X2Y4 X1Y4 Z8 Z7 Z6 Z5 Z4 Z3 Z2 Z1 图1.1 A×B计算竖式 X4 ,X3 ,X2 ,X1 ,Y4 ,Y3 ,Y2 ,Y1为阵列乘法器的输入端,Z1- Z8为阵列乘法器的输出端,该逻辑框图所要完成的功能是 实现两个四位二进制既A(X)*B(Y)的乘法运算,其计算结果为C(Z) (其中A(X)=X4X3X2X1 ,B(Y)=Y4Y3Y2Y1,C(Z)=Z8Z7Z6Z5Z4Z3Z2Z1而且输入和输出结果均用二进制表示 )。阵列乘法器的总原理如图1.2所示。 图1.2 阵列器的总原理图 2 设计思路 (1)整体部分:阵列乘法器采用的是先逐位求解部分积,本课程设计要完成X与Y的乘法 运算(X=X4X3X2X1,Y=Y4Y3Y2Y1), 采用自上而下的设计方法,顶层设计采用8输入和8输出的一个自设置芯片,芯片部封装 16个模块,构成4×4的乘法阵列,如图1.3所示,阵列的每一行送入乘数Y的每一位数位, 而各行错开形成的每一斜列则送入被乘数的每一数位。 图 1.3 阵列乘法器4×4阵列 单元部分:设计整体框图中的每一个细胞模块实现的功能是计算部分积和向高位的进位 。 (3)仿真部分:将整个电路连接好以后即可进行仿真,用以验证设计是否正确。主 要需要仿真的部分有:一位全加器、4输入加法器以及整体电路图。 (4)采用硬件描述语言进行电路设计并实现给定的功能,设计的原理图经编译、调 试后形成*.bit文件并下载到XCV200可编程逻辑芯片中,经硬件测试验证设计的正确性。 阵列乘法器是由十六个模块组成,每一个模块构包括一个与门和一位全加器。具体的各 个模块的设计在模块设计中一一呈现。 1.3 设计环境 (1)硬件坏境:伟福COP2000型计算机组成原理实验仪、XCV200实验板、微机。具体 容如下: COP2000实验仪:COP2000计算机组成原理实验系统由实验平台、开关电源、软件三大 部分组成实验平台上有寄存器组R0- R3、运算单元、累加器A、暂存器B、直通/左移/右移单元、地址寄存器、程序计数器、 堆栈、中断源、输入/输出单元、存储器单元、微地址寄存器、指令寄存器、微程序控制 器、组合逻辑控制器、扩展座、总线插孔区、微动开关/指示灯、逻辑笔、脉冲源、20个 按键、字符式LCD、RS232口。 XCV200实验板:在COP2000 实验仪中的FPGA 实验板主要用于设计性实验和课程设计实验,它的核心器件是20 万门XCV200 的FPGA 芯片。用FPGA 实验板可设计8 位16 位和32 位模型机 (2)软

“相关推荐”对你有帮助么?

  • 非常没帮助
  • 没帮助
  • 一般
  • 有帮助
  • 非常有帮助
提交
评论
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值