FPGA
加冰老盐柠檬
学学学我猛学
展开
-
Verilog学习之四输入与或非运算输出
自己学习用原创 2022-09-24 09:56:52 · 1362 阅读 · 0 评论 -
有关Quartus如何自动生成 .pof 文件
Quartus => Assignment => Device => Device and Pin Options => Configuration => Use configuration device(check)原创 2021-04-25 20:30:46 · 3853 阅读 · 0 评论 -
FPGA verilog学习笔记
原创 2021-02-27 21:15:18 · 179 阅读 · 0 评论 -
如何在Quartus II中设置Virtual pin及常见问题
摘录自:http://blog.csdn.net/jimmy2013_1_1/article/details/17075705如何在Quartus II中设置Virtual pin及常见问题1、基于Quartus II 8.1 版本:为了验证FPGA工程中的某个模块的功能和时序的正确性,常常需要对其单独进行验证,但是这些模块通常都与内部的众多信号相连(如系统总线,中断信号线等),往往一个模块的对外接口引脚会多达几百个,对其单独仿真的话,可能会对目标FPGA造成IO资源不足的情况。即使IO资源满足,当众转载 2020-08-14 09:25:31 · 1828 阅读 · 0 评论 -
Quartus 添加器件库方法(转网址)
https://blog.csdn.net/qq_36215315/article/details/105190788?utm_medium=distribute.pc_relevant.none-task-blog-BlogCommendFromMachineLearnPai2-5.channel_param&depth_1-utm_source=distribute.pc_relevant.none-task-blog-BlogCommendFromMachineLearnPai2-5.chan转载 2020-08-13 09:30:43 · 2417 阅读 · 0 评论 -
JTAG和AS模式
AS模式,上位机通过JTAG口向FPGA烧写flash loader可执行代码到RAM,编程代码也下载到RAM,上位机发送命令给flash loader再将编程代码挪到flash中。掉电还在flash中保存。JTAG模式,上位机直接将代码下到FPGA里的SRAM.掉电易失。EPCS就是flash...原创 2020-08-12 15:42:42 · 1080 阅读 · 0 评论