- 博客(0)
- 收藏
- 关注
基于FPGA实现的高速时钟数据恢复电路实现-李湘琼,黄启俊,常胜
本文是基于FPGA实现的高速时钟数据恢复电路实现,介绍了一种利用输出时钟在具有不同相位的时钟信号之间进行切换实现高速时钟恢复电路的方法。利用
Altera公司Quartus软件提供的修改逻辑单元和逻辑块锁定及插入buffer的方法,消除了时钟切换产生的毛刺,弥补
了不同相位时钟由于不同的传输延迟而造成的相位偏移。设计的电路实现了数字光端机要求的204.8MHz的工作频率。
同时, 分析了决定该电路工作频率的主要因素,通过仿真验证使用EP3C10E144C7芯片最高工作频率可以达到400MHz。
2023-10-12
TA创建的收藏夹 TA关注的收藏夹
TA关注的人