- 博客(2)
- 收藏
- 关注
原创 数字IC设计流程及工具链
ASIC设计流程分为逻辑设计和物理设计两大阶段。逻辑设计包括芯片架构、RTL设计、功能仿真、综合、形式验证、静态时序分析(STA)和可测试性设计(DFT)。物理设计则涵盖布局布线、寄生参数提取、STA、设计规则检查(DRC)和版图一致性检查(LVS),最终生成GDSII文件。项目需求需考虑PPA(性能、功耗、面积)、物理指标(工艺、裸片面积、封装)、性能指标(速度、功耗)和功能指标(功能描述、接口定义)。前端设计包括芯片架构、RTL设计和仿真,后端设计则涉及布局布线、寄生参数提取和版图验证。
2025-05-23 14:46:31
147
原创 HDLBits时序逻辑:Exams/review2015 fancytimer
Verilog计数器,读取1101状态启动,从data获取计数的数量,开始计数,结束后通过ack信号重置计数器。
2025-03-13 12:42:19
853
空空如也
空空如也
TA创建的收藏夹 TA关注的收藏夹
TA关注的人