计算机组成原理
stttos
奥利干
展开
-
总线接口
信息传送方式串行传送:只有一条传输线,且采用脉冲传送。先低位后高位并行传送:每个数据位都需要单独一条传输线,电位传送。总线接口的基本概念I/O功能模块通常简称为I/O接口,也叫适配器。CPU和主存、外围设备之间通过总线进行连接的逻辑部件功能:控制、缓冲、状态、转换、中断总线仲裁总线占用期:主方持续控制总线的时间总线仲裁方式:集中式:由中央仲裁器决定总线使用权的归属链式查询方式、计数器定时查询方式、独立请求方式分布式:多个仲裁器竞争使用总线...原创 2021-05-05 16:37:53 · 590 阅读 · 0 评论 -
总线的概念和结构形态
总线的基本概念总线:是构成计算机系统的互联机构,是多个系统功能部件之间进行数据传送的公共通路。借助于总线,计算机在个系统功能部件之间实现地址、数据和控制信息的交换,并在征用资源的基础上进行工作分类:内部总线:CPU内部连接各寄存器及运算部件之间的总线系统总线:CPU同计算机系统的其他高速功能部件,(如存储器、通道)相互连接的总线I/O总线:中、低速I/O设备之间相互连接的总线特性:物理特性:总线的物理连接方式。总线的根数、插头、插座的形状、引脚线的排列方式功能特性:描述总线中每一原创 2021-05-05 14:45:02 · 674 阅读 · 1 评论 -
指令周期
一、基本概念指令周期:去除指令并执行指令所需要的时间指令周期:由若干个CPU周期(机器周期)数来表示。原创 2021-04-24 17:35:21 · 4666 阅读 · 0 评论 -
CPU的功能和组成
一、CPU的功能程序:指令序列,这个序列包括操作和操作数的地址。CPU(中央处理器):把程序装入内存储器,就可以由计算机部件来自动完成取指令和执行指令的任务。基本功能:指令控制:保证机器按顺序执行程序(CPU的首要任务)操作控制:时间控制数据加工:CPU的根本任务二、CPU的基本组成控制器由程序计数器(指令指针寄存器)、指令寄存器、指令译码器、时序产生器和操作控制器组成。主要功能:从指令cache中取出一条指令,并指出下一条指令在指令cache中的位置。对指令进行译码或测试原创 2021-04-24 17:17:01 · 2850 阅读 · 0 评论 -
典型指令
从操作码功能考虑:数据处理、数据存储、数据传送、程序控制数据传送指令算术运算指令逻辑运算指令程序控制指令输入输出指令字符串处理指令特权指令其他指令基本指令的操作原创 2021-04-24 15:23:39 · 137 阅读 · 0 评论 -
指令系统
一、指令系统的发展与性能要求1、指令系统的发展微指令:微程序级的命令,属于硬件机器指令(指令):每一条指令可独立完成一个独立的算数运算或逻辑运算操作宏指令:若干条机器指令组成的软件指令,属于软件指令系统(指令集):计算机中所有机器指令的集合CISC复杂指令系统计算机、RISC精简指令系统计算机2、指令系统的性能要求完备性有效性规整性兼容性3、低级语言与硬件结构的关系低级语言:机器语言(二进制语言)、汇编语言(符号语言)汇编器、编译器ISA指令系统体系结构二、指令格式指原创 2021-04-17 18:32:58 · 226 阅读 · 0 评论 -
cache存储器
1、cache的功能:解决CPU和主存之间速度不匹配原理:程序局部性、时间局部性、空间局部性2、基本原理CPU与cache数据交换单位:字cache与主存数据交换单位:块(若干字)定长CPU读取内存中的一个字,发出此字的内存地址到cache和主存:cache命中:在cache中;否则。cache缺失3、cache命中率...原创 2021-04-17 15:21:07 · 163 阅读 · 0 评论 -
ROM
更新ROM存储内容的操作实际上不是写入,而是编程侠义的ROM仅指掩膜ROM:成本低、没有更新需求的大批量的应用中PROM可编程ROM侠义的PROM是指一次性编程ROM,EPROM:紫外线擦除PROMEEPROM:电可擦PROMFlash:闪存...原创 2021-04-11 09:12:50 · 111 阅读 · 0 评论 -
DRAM
一、存储密度高集成度高引脚少-功耗小价格低速度慢用作主存储器电容刷新:读出的过程破坏了电容上的存储信息,所以要把信息重新写入二、逻辑结构行选通信号RAS非:行地址锁存器列选通信号CAS非:列地址锁存器三、刷新操作刷新计数器(刷新行地址发生器)将一行存储元同时刷新集中式刷新策略:前一段时间进行正常的读写操作;后一段时间作为集中刷新操作时间(存在死时间)分散式刷新策略...原创 2021-04-07 18:11:28 · 187 阅读 · 0 评论 -
数据与文字的表示方法
一、数据格式定点数:纯小数、纯整数浮点数十进制数串二、数的机器码原码:[-2^n ~ 2^n]补码:[-2^n ~ 2^n]反码:[-(2^n +1 ) ~ 2^n]移码:补码符号位取反浮点数的机器表示(IEEE754标准)三、定点加法、减法补码加法:补码之和=和的补码、符号位参与运算、超出的进位舍弃补码减法溢出与检验方法(符号位与最高位近位不一致)----双符号位法(变形补码)----单符号位法基本的二进制加法、减法器(行波进位)四、定点运算器的组成原创 2021-04-01 21:31:24 · 194 阅读 · 0 评论 -
SRAM
一、基本的静态存储元阵列存储元:锁存器(触发器)断电丢失地址线:(A0、A1、A2、A3、A4、A5)存储器的容量2^6=64个存储单元数据线:(I/O0、I/O1、I/O2、I/O3)存储器的字长4位------4*64=256个存储位元控制线:读(高电平)、写(低电平)地址译码器输出有64条选择线(行线),作用:打开每个存储位元的与非门...原创 2021-04-01 19:34:40 · 511 阅读 · 0 评论 -
存储系统
一、存储系统的层次结构程序的局部性原理多级存储系统的组成----内存储器(主存):RAM(SRAM半导体管、DRAM电容)、ROM----外存储器(外存)、辅助存储器(辅存)二、存储器的分类存储位元,组成存储单元,组成存储器存储介质:半导体存储器、磁表面存储器存取方式:随机存取存储器、顺序存取存储器读写功能:ROM、RAM信息易失性与CPU的耦合度:内存、外存三、存储器的编址和端模式字存储单元地址:字地址字节存储单元地址:字节地址四、存储器的技术指标存储原创 2021-04-01 19:11:36 · 95 阅读 · 0 评论