自定义博客皮肤VIP专享

*博客头图:

格式为PNG、JPG,宽度*高度大于1920*100像素,不超过2MB,主视觉建议放在右侧,请参照线上博客头图

请上传大于1920*100像素的图片!

博客底图:

图片格式为PNG、JPG,不超过1MB,可上下左右平铺至整个背景

栏目图:

图片格式为PNG、JPG,图片宽度*高度为300*38像素,不超过0.5MB

主标题颜色:

RGB颜色,例如:#AFAFAF

Hover:

RGB颜色,例如:#AFAFAF

副标题颜色:

RGB颜色,例如:#AFAFAF

自定义博客皮肤

-+
  • 博客(5)
  • 收藏
  • 关注

原创 vivado时序逻辑与组合逻辑谁快?快多少?

vivado组合逻辑赋值比时序逻辑赋值快,快一个时钟周期。

2024-11-27 11:08:15 233

原创 matlab生成CRC4

【代码】matlab生成CRC4。

2024-11-20 15:19:38 408

原创 异步fifo深度的计算

fifo的写时钟是wr_clk和读时钟是rd_clk,wr_clk = 200M,rd_clk= 8M。wr_clk时钟域中在写使能有效的情况下连续写入2000000个32bit的数据,在写使能无效,无数据输入。fifo的最小深度:5x2000000/125=80000。

2024-11-13 10:39:20 362

原创 频偏换算:由Hz转换为ppm

1.换算公式:注:f为频点,为频偏。2.例子:频点是2402M,频偏是17123.4Hz,频偏换算为ppm:

2024-11-08 14:49:11 1565

原创 vitis Program FPGA勾选不了如何解决

XSA没有包含比特流,需要勾选下图所示:已解决。

2024-11-07 11:36:08 730

空空如也

空空如也

TA创建的收藏夹 TA关注的收藏夹

TA关注的人

提示
确定要删除当前文章?
取消 删除